3232|0

2787

帖子

23

TA的资源

至上芯片

楼主
 

四层板和33欧电阻 [复制链接]

选用四层板不仅是电源和地的问题,高速数字电路对走线的阻抗有要求,二层板不好控
制阻抗。33欧电阻一般加在驱动器端,也是起阻抗匹配作用的;布线时要先布数据地址
线,和需要保证的高速线;
在高频的时候,PCB板上的走线都要看成传输线。传输线有其特征阻抗,学过传
输线理论的都知道,当传输线上某处出现阻抗突变(不匹配)时,信号通过就会发生反射
,反射对原信号造成干扰,严重时就会影响电路的正常工作。采用四层板时,通常外层
走信号线,中间两层分别为电源和地平面,这样一方面隔离了两个信号层,更重要的是
外层的走线与它们所靠近的平面形成称为“微带”(microstrip) 的传输线,它的阻抗比
较固定,而且可以计算。对于两层板就比较难以做到这样。这种传输线阻抗主要于走线
的宽度、到参考平面的距离、敷铜的厚度以及介电材料的特性有关,有许多现成的公式
和程序可供计算。
33欧电阻通常串连放在驱动的一端(其实不一定33欧,从几欧到五、六十欧都有,
视电路具体情况) ,其作用是与发送器的输出阻抗串连后与走线的阻抗匹配,使反射回
来(假设解收端阻抗没有匹配) 的信号不会再次反射回去(吸收掉),这样接收端的信号就
不会受到影响。接收端也可以作匹配,例如采用电阻并联,但在数字系统比较少用,因
为比较麻烦,而且很多时候是一发多收,如地址总线,不如源端匹配易做。
这里所说的高频,不一定是时钟频率很高的电路,是不是高频不止看频率,更重要
是看信号的上升下降时间。通常可以用上升(或下降) 时间估计电路的频率,一般取上升
时间倒数的一半,比如如果上升时间是1ns,那么它的倒数是1000MHz,也就是说在设计
电路是要按500MHz的频带来考虑。有时候要故意减慢边缘时间,许多高速IC其驱动器的
输出斜率是可调的。
此帖出自PCB设计论坛
点赞 关注
个人签名我追求崇本务实,我追求完美第一!我选择低调做人,我选择高调做事!
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表