25209|97

6

帖子

0

TA的资源

纯净的硅(高级)

楼主
 

《精通VerilogHDL语言编程》光盘 [复制链接]

1)源代码:本书光盘提供了第15章到第23章的实例完整的Verilog HDL程序代码。为了方便查阅,每章实例都归档在该章相应的文件夹下。所有的实例文件名为:“*.v”,可以用任何文本编辑器打开并进行编辑(例如:XilinxISE集成环境、AlteraQuartus
Ⅱ软件,甚至可以用Windows记事本编辑)。

2)图集:随书光盘中还有本书完整的图片集,可以用很多图片处理软件打开浏览。例如:Windows图片和传真查看器、Windows画图工具等。

3)原理图:光盘中还附带了一个Altera FPGA参考设计原理图,用Protel 99SE打开。

文中实例都不依赖具体的器件,可以在任何厂家任何系列的FPGA/CPLD下综合使用(如XilinxAltera等,只要资源充足),还可以利用Synoposy公司的工艺库影射到ASIC,完全可以当作软IPCore使用,所以不需要实际的硬件。
     这里顺便提供一个DVB-C信道编/解码器的原理图(如果用来做试验板的话可能不太划算),使用的是Altera公司的Cyclone系列的FPGAEP1C6)。

第一篇 Verilog HDL 语言设计基础篇.
第1章 VerilogHDL语言设计入门
1.1 HDL发展概述
1.2 与VHDL和C语言的比较
1.3 VerilogHDL语言开发流程
1.4 VerilogHDL程序的基本结构
第2章 VerilogHDL语言要素与表达式
2.1 程序格式
2.2 注释
2.3 间隔符
2.4 数值
2.5 字符串
2.6 标识符
2.7 系统任务和函数
2.8 编译指令
2.9 数据类型
2.10 表达式
第3章 行为级建模
3.1 行为级建模的结构
3.2 语句块
第4章结构级建模
4.1模块级建模
4.2门级建模
第5章时序状态机的设计入门与提高
5.1有限状态机(FSM)的分类
5.2有限状态机常用的描述.开发方法
5.3基于状态转移图(STG)的设计
第二篇cVerilogcHDL语言综合原理篇
第6章综合的基本知识
6.1综合的概念
6.2数值集合与数据类型
6.3储值单元的综合原则
第7章VerilogHDL语句的综合
7.1连续赋值(ContinuouscAssignment)语句的综合
7.2过程赋值(ProceduralcAssignment)语句的综合
7.3逻辑运算符的综合
7.4算术运算符的综合
7.5关系运算符(relationalcoperator)的综合
7.6移位(shift)运算符综合
7.7位选择(bit-selects)综合
7.8条件表达式的综合
7.9always语句的综合
7.10if语句的综合
7.11case语句的综合
7.12关于锁存器的综合
7.13循环语句的综合
7.14触发器的建模
7.15阻塞和非阻塞赋值的深入讨论
7.17任务的综合
7.18值x(任意值).z(高阻)的综合
第8章常用模块的建模实例
8.1组合逻辑的建模
8.2时序逻辑的建模
8.3计数器建模
8.4多路开关建模
8.5译码器建模
8.6移位寄存器建模
8.7存储器建模
8.8ALU单元建模
8.9加法器建模
第9章建模优化
9.1资源共享
9.2公共子表达式
9.3代码调整
9.4公因子
9.5触发器和锁存器的优化
9.6代码大小
9.7算术表达式树高度优化
9.8运算符强度缩减
第10章设计验证7
10.2面向验证的编码风格
10.3定时验证
10.4时序分析基础
10.5定时验证的系统任务
第三篇常用EDA开发工具篇
第11章Quartusll使用指南
11.1QuartusⅡ简介
11.2QuartusⅡ设计流程
11.3QuartusⅡ设计方法
11.4QuartusⅡ各功能详解
11.5时序约束与分析
11.6设计优化
11.7SignalTapII
第12章ISE开发工具
12.1SE系统简介
12.21SE设计快速入门
12.3工程管理与设计输入
12.41SE中综合工具介绍
12.5约束设置
12.6设计进阶
第13章ModelSim开发工具
13.1ModelSim简介
13.2基本仿真步骤
13.3cModelSim各界面介绍
13.4ModelSim调试功能
第四篇设计经验与技巧篇
第14章c优秀设计的经验与技巧指导
14.1VerilogHDL语言的编码风格(CodingStyle)
14.2同步复位与异步复位
14.3设计异步多时钟系统的综合及描述技巧
第五篇VerilogcHDLc实例应用篇
第15章各种加法器(减法器)设计
15.1行波进位(Ripple-Carry)加法器
15.2进位链(Carry-Chain)加法器
15.3跳跃进位(Carry-Skip)加法器
第16章常用乘法器设计
16.1基本乘法器
16.2时序乘法器
16.3阵列乘法器
第17章伽罗华域(3F(q)乘法器设计
17.1应用背景
17.2理论算法
17.3基于弱对偶基的有限域比特并行乘法器建模
17.4弱对偶基有限域乘法器程序说明
第18章常用除法器设计
18.1二进制恢复除法器
18.2时序除法器设计
第19章积分梳状滤波器(CIC)设计
19.1应用背景
19.3三级CIC抽取滤波器建模
19.4程序说明
第20章cCORDIC数字计算机的设计
20.1应用背景
20.2理论算法
20.3用CORDIC计算正.余弦值实例建模
20.4程序说明
第21章伪随机序列应用设计
21.1应用背景
21.2理论知识
21.3PN序列应用实例
21.4程序说明
第22章c异步FIFO设计
22.111cFIFO“空”/“满”检测
22.2FIFO模块结构
22.3FIFO源代码说明
22.4异步FIFO的相关问题
第23章cRS(204,146188)译码器的设计
23.1应用背景
23.2理论算法
23.3RS(204,149188)译码器建模
23.4程序说明
附录A Verilog关键字
附录B Verilog运算符
附录CcVerilog系统任务与函数

精通VerilogHDL语言编程_光盘文件.rar

47.44 KB, 下载次数: 905

售价: 1 分芯积分  [记录]

此帖出自FPGA/CPLD论坛

最新回复

xiexie   详情 回复 发表于 2014-8-9 10:27
点赞 关注
 

回复
举报

349

帖子

0

TA的资源

裸片初长成(初级)

沙发
 

Re: [下载] 《精通VerilogHDL语言编程》光盘

谢谢楼主分享
此帖出自FPGA/CPLD论坛
 
 

回复

9

帖子

0

TA的资源

一粒金砂(中级)

板凳
 

Re: [下载] 《精通VerilogHDL语言编程》光盘

光盘的东西怎么这么少呢
此帖出自FPGA/CPLD论坛
 
 
 

回复

30

帖子

0

TA的资源

一粒金砂(初级)

4
 

Re: [下载] 《精通VerilogHDL语言编程》光盘

Thanks for sharing!
此帖出自FPGA/CPLD论坛
 
 
 

回复

57

帖子

0

TA的资源

一粒金砂(高级)

5
 

Re: [下载] 《精通VerilogHDL语言编程》光盘

47K的光盘啊?
此帖出自FPGA/CPLD论坛
 
 
 

回复

8

帖子

0

TA的资源

一粒金砂(高级)

6
 
cqmj
此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(初级)

7
 
好东西,一直在找呢
此帖出自FPGA/CPLD论坛
 
 
 

回复

2

帖子

0

TA的资源

一粒金砂(中级)

8
 
没钱好穷呀。。。。。
此帖出自FPGA/CPLD论坛

赞赏

2

查看全部赞赏

 
 
 

回复

10

帖子

0

TA的资源

一粒金砂(高级)

9
 
精通Verilog HDL语言编程    已经买了,感觉书上没讲什么东西啊
此帖出自FPGA/CPLD论坛
 
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

10
 

回复 楼主 maxmax007 的帖子

谢谢楼主分享~~~~~~~~~``
此帖出自FPGA/CPLD论坛
 
 
 

回复

34

帖子

0

TA的资源

一粒金砂(中级)

11
 
谢谢楼主
此帖出自FPGA/CPLD论坛
 
 
 

回复

10

帖子

0

TA的资源

一粒金砂(中级)

12
 
谢谢~~~~~~~~~~~~~~~~~~~~~~
此帖出自FPGA/CPLD论坛
 
 
 

回复

24

帖子

0

TA的资源

一粒金砂(中级)

13
 
哎呀正需要呢
下拉
此帖出自FPGA/CPLD论坛
 
 
 

回复

39

帖子

0

TA的资源

一粒金砂(中级)

14
 
好的  谢谢诶楼主
此帖出自FPGA/CPLD论坛
 
 
 

回复

39

帖子

0

TA的资源

一粒金砂(中级)

15
 
好的 谢谢哦 楼主
此帖出自FPGA/CPLD论坛
 
 
 

回复

55

帖子

0

TA的资源

纯净的硅(初级)

16
 
谢谢楼主分享
此帖出自FPGA/CPLD论坛
 
 
 

回复

46

帖子

0

TA的资源

纯净的硅(中级)

17
 

再顶一个

再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个
此帖出自FPGA/CPLD论坛
 
 
 

回复

46

帖子

0

TA的资源

纯净的硅(中级)

18
 

再顶一个再顶一个再顶一个

再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个
此帖出自FPGA/CPLD论坛
 
 
 

回复

46

帖子

0

TA的资源

纯净的硅(中级)

19
 

操你妈啊!

再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个再顶一个
此帖出自FPGA/CPLD论坛
 
 
 

回复

115

帖子

0

TA的资源

五彩晶圆(初级)

20
 
支持,,,,,,,,,,,
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表