|
新思科技发布自动布局设计工具“IC Compiler”最新版
[复制链接]
美国新思科技(Synopsys)日前宣布,现已开始提供自动布局设计工具“IC Compiler”最新版本“2006.06 release”(发布资料)。该工具汲取了该公司其他产品的技术,并做了一些改进。
比如,融入了该公司design planner“JupiterXT”的技术,能够生成平面规划图。另外,还对使用多阈值电压的低耗电化以及使用MT-CMOS功率门控的泄漏电流管理功能进行了改进。并且通过更新电路库标准“Liberty”,提高了MT-CMOS功率门控的建模功能。
对于DFM,则新增了可在设计过程中对成品率影响进行预估的功能,时序驱动型布线展宽、金属填充、冗余过孔的插入等功能。最初一段时间主要面向特定客户,同时还提供了对曝光热点进行修正的功能。(记者:小岛 郁太郎) 美国新思科技(Synopsys)日前宣布,现已开始提供自动布局设计工具“IC Compiler”最新版本“2006.06 release”(发布资料)。该工具汲取了该公司其他产品的技术,并做了一些改进。
比如,融入了该公司design planner“JupiterXT”的技术,能够生成平面规划图。另外,还对使用多阈值电压的低耗电化以及使用MT-CMOS功率门控的泄漏电流管理功能进行了改进。并且通过更新电路库标准“Liberty”,提高了MT-CMOS功率门控的建模功能。
对于DFM,则新增了可在设计过程中对成品率影响进行预估的功能,时序驱动型布线展宽、金属填充、冗余过孔的插入等功能。最初一段时间主要面向特定客户,同时还提供了对曝光热点进行修正的功能。(记者:小岛 郁太郎)
|
|