|
TMS320C6713上的视频信号是可以整帧采集到DSP中处理的,处理完后的数据主要是通过CCS的Graph view查看的,因为DSP6713的接口速度和资源的限制,要通过FPGA部分的视频输出模块来查看DSP6713处理完后的数据内容,要做比较多的工作,具体有两种途径:
1.仿照视频采集部分的程序,写一个视频输出模块,其状态机和采集部分类似,DSP取得与FPGA接口的SRAM的控制权,DSP往SRAM中写数据,写满一帧图像,然后通知FPGA书写完毕,SRAM的控制权交回给FPGA,FPGA顺序读取SRAM中的视频内容直接输入到BT656编码模块实现输出,注意点:sram中数据为视频有效数据,所以在送给BT656编码模块的时候有一个有效数据选通的控制模块,该模块可以由BT656的解码后的行场信号来产生和控制。
该方法有个问题,就是视频信号在采集的时候,显示器会出现黑屏。
2.按照TI的接口建议做,该方法比较消耗EMIF资源,用户接受的视频数据和处理完待输出的视频数据都存放在与DSP接口的SDRAM中,实现视频输出就是要不断的把待输出的视频数据送往BT656编码模块,我们不要修改FPGA的视频接收部分程序,另外再使用FPGA内部的FIFO模块跟DSP的EMIF接口,使用EMIF的同步控制方式,不断的从DSP的SDRAM中取得视频数据送往FIFO,其速度可以达到50Mhz,而视频数据组合成16bit位宽之后,其速度只有13.5M,所以是可以实现的,FPGA的FIFO是实现DSP的高速EMIF和视频的低速BT656数据口接口的模块。
只要控制好时序,DSP通过EDMA搬运的数据就可以源源不断的送往FPGA,实现图像的不间断显示。
该方法的优点是图像采集期间输出不会出现黑屏,缺点是占用EMIF的周期。
|
|