2748|2

11

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

modelsim分频程序仿真 [复制链接]

新手菜鸟求大神指导,modelsim 功能仿真 和 后仿真 结果不一样,  出现这个结果是什么原因呢??  如图所示
代码如下,就是简单的分频程序  是程序问题?
module FDclock(Dclock,clk_in,rst);
output Dclock;
input clk_in,rst;
reg[5:0] cnt;
reg Dclock;
parameter N=50;
always@(posedge clk_in or negedge rst)
begin
  if(!rst)
    begin
      cnt<=0;
      Dclock<=0;
    end
  else
    begin
      if(cnt==N/2-1)
        begin
          Dclock<=!Dclock;
          cnt<=0;
        end
        else
          cnt<=cnt+1;
        end
      end
    endmodule



测试
`timescale 1ns/1ns
module FDclock_tb;
  reg clk_in,rst;
  wire clk_out;
  FDclock f1(.Dclock(clk_out),.clk_in(clk_in),.rst(rst));
          initial
           begin
                 rst=1;
                 clk_in=0;
                 #10 rst=0;
                 #1 rst=1;
                end
                always
                    #1 clk_in=~clk_in;
endmodule

1491535201(1).png (9.67 KB, 下载次数: 2)

1491535201(1).png

1491535385(1).png (10.5 KB, 下载次数: 2)

1491535385(1).png
此帖出自FPGA/CPLD论坛

最新回复

你的器件能跑到500MHz吗?  详情 回复 发表于 2017-4-7 12:56
点赞 关注
 

回复
举报

375

帖子

0

TA的资源

一粒金砂(高级)

沙发
 
你的器件能跑到500MHz吗?
此帖出自FPGA/CPLD论坛

点评

前辈,这个帖子也是我的,是搞错了 谢谢啦  详情 回复 发表于 2017-4-7 15:27
 
 

回复

11

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
00750 发表于 2017-4-7 12:56
你的器件能跑到500MHz吗?

前辈,这个帖子也是我的,是搞错了  谢谢啦
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表