|
我现在的一个应用是:前端I2S只有MASTER模式,3254做I2S从机,48K的采样率。BCLK=3.072MHZ,3254的MCLK是直接接了12.8MHK的晶振。
==============分割线========================
现在的问题是从3254出来的音频失真率比较大,有0.2%~0.5%;产品要求是低于0.1%
我查看了BCLK,看到BCLK的3.072MHZ频率一直在跳动,不稳。不过前端的I2S接口是无法改动的。
那么在3254这里还有其他办法优化这个问题吗?我用数字接口的目的就是为了失真小。
|
|