1895|0

3

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

io端口lvbo [复制链接]

module xc609_in_lvbo(clk_in, pin_n,pin_n_lvbo);//
  input   clk_in,pin_n;
  output reg   pin_n_lvbo;
  reg    [3:0] lvbo_cont;
  always @(posedge clk_in)
     begin
           lvbo_cont={lvbo_cont[2:0],pin_n};
                case(lvbo_cont)
                 4'b1111: pin_n_lvbo<=1'b1;
                 4'b0000: pin_n_lvbo<=1'b0;
                 default: pin_n_lvbo<=pin_n_lvbo;
                 endcase
               
                /*
          if((!(~ lvbo_cont)||( !lvbo_cont )))  //quan 1
            pin_n_lvbo=pin_n;*/
          end
         endmodule

原理是 来一个clk ,寄存器右移,末尾存输入口 ,如果全1或者全0就输出。
请问还能优化吗  要4个 le 脚多资源不够,
还想问下,现在是一个口一个滤波,如果多个口一起滤波是不是更省



QQ图片20161209155124.png (32.93 KB, 下载次数: 0)

QQ图片20161209155124.png
此帖出自FPGA/CPLD论坛
点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表