3771|0

1

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

TMS570系列 双核R5 CPU是如何工作的? [复制链接]

我了解Xilinx的Zynq处理器,由CPU0加载FSBL、U-Boot,之后启动CPU1。再由Linux负责调度CPU0和CPU1。

今日偶然间看到TI的TMS570安全控制器,是双核的Cortex-R5F,激起了以前的疑问:

1、在CCS下,多核处理器如何编程?编译器针对多核会怎么编译?

2、双核R5是怎么个运行机制?上电后同步运行?

3、DataSheet里有一个名词“Lockstep CPUs”是什么意思?该如何理解?

谢谢,学生求教,望能多说两句。

 
点赞 关注

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表