2625|0

2721

帖子

0

TA的资源

纯净的硅(中级)

楼主
 

与非门设计 [复制链接]

 
开始第一个实例,新建工程,选择目录,器件,“finish”完成。芯片选择cyclone IV系列EP4CE10F17C8
使用原理图设计文件,file下新建原理图设计文件,下一篇使用源文件输入,进入符号窗口,添加与非门器件、输入、输出

编辑管脚,连线最终如下图

编译如下




分析综合,有一个逻辑单元,3个管脚


新建波形文件

设置激励输入信号


功能仿真和时序仿真,不知道为什么时序仿真我这边出来无延迟

引脚分配

8个IO块,和爱板评测文章一样

11.JPG (46.72 KB, 下载次数: 0)

11.JPG
此帖出自Altera SoC论坛

赞赏

1

查看全部赞赏

点赞 关注
 
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

开源项目 更多>>
    查找数据手册?

    EEWorld Datasheet 技术支持

    相关文章 更多>>
    关闭
    站长推荐上一条 1/8 下一条

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

    站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
    快速回复 返回顶部 返回列表