4127|7

6423

帖子

16

TA的资源

版主

楼主
 

【FPGA代码学习】1.1 openrisc初识 [复制链接]

这几天看到新闻,国产ARM 64核处理器完胜intel x86处理器
不觉感叹祖国的技术发展实在是太快了。
现在ARM大行其道,接触到的很少有其他架构的处理器和控制器了,咱也学习一下开源CPU知识。虽然很有可能以后用不到,但是总能够学到不少知识。
今天开始学习openrisc啦,虽然性能看着不怎么样,但总有发展,我想linux一开始功能也没有现在这么强大吧

下来看看openrisc的介绍
OpenRisc是OpenCores组织提供的基于GPL协议的开放源代码的RISC(精简指令集计算机)处理器。有人认为其性能介于ARM7和ARM9之间,适合一般的嵌入式系统使用。最重要的一点是OpenCores组织提供了大量的开放源代码IP核供研究人员使用,因此对于一般的开发单位具有很大的吸引力。
OpenRisc具有以下特点:
1.采用免费开放的32/64bit RISC/DSP架构。
2.用Verilog HDL(硬件描述语言)实现了基于该RISC/DSP架构的RTL(寄存器传输级)描述。
3.具有完整的工具链,包括:开源的软件开发工具,C语言实现的cpu仿真模型,操作系统,以及软件应用所需的函数库。
目前openrisc 1000有以下几个实现,OR1200, mor1kx,AltOr32, Or10,or1knd i5。仿真环境有OR1ksim和Jor1k
支持ecos、ucos、freertos、rtems和linux。
有完整的GNU工具链,
代码https://github.com/openrisc  或者svn http://opencores.org/ocsvn/openrisc/

更多详情http://opencores.org/or1k/OR1K:Community_portal
http://opencores.org/or1k/OR1200_OpenRISC_Processor

今天先水这一贴

搜狗截图20150827224528.png (30.79 KB, 下载次数: 1)

搜狗截图20150827224528.png
此帖出自FPGA/CPLD论坛

最新回复

你还真敢信............  详情 回复 发表于 2015-8-28 14:19
点赞 关注
个人签名training
 

回复
举报

2144

帖子

3

TA的资源

五彩晶圆(中级)

沙发
 
不错的开源项目关注过
opencores上面or1k已经完成 or1200还在继续中
此帖出自FPGA/CPLD论坛

点评

OR1200从2001年就开始了吧,OR2000正在进行吧  详情 回复 发表于 2015-8-28 08:29
搞过吗?一起玩啊  详情 回复 发表于 2015-8-28 08:29
个人签名电工
 
 

回复

6423

帖子

16

TA的资源

版主

板凳
 
lyzhangxiang 发表于 2015-8-28 08:23
不错的开源项目关注过
opencores上面or1k已经完成 or1200还在继续中

搞过吗?一起玩啊
此帖出自FPGA/CPLD论坛
个人签名training
 
 
 

回复

6423

帖子

16

TA的资源

版主

4
 
lyzhangxiang 发表于 2015-8-28 08:23
不错的开源项目关注过
opencores上面or1k已经完成 or1200还在继续中

OR1200从2001年就开始了吧,OR2000正在进行吧
此帖出自FPGA/CPLD论坛
个人签名training
 
 
 

回复

1891

帖子

2

TA的资源

纯净的硅(中级)

5
 
此帖出自FPGA/CPLD论坛
个人签名
分享铸就美好未来。。。




 
 
 

回复

2144

帖子

3

TA的资源

五彩晶圆(中级)

6
 
好啊  有时间一起玩玩看
我有de0-nano可以直接跑起来。。
此帖出自FPGA/CPLD论坛
个人签名电工
 
 
 

回复

7815

帖子

57

TA的资源

裸片初长成(中级)

7
 
你还真敢信............
此帖出自FPGA/CPLD论坛
 
 
 

回复

6423

帖子

16

TA的资源

版主

8
 
OpenRISC 1000 架构是一个开放的架构,其目标是使用在中、高性能的网络和嵌入式计算环境,因此
强调通过多种措施改善性能,同时力求简单、低功耗。 OpenRISC 1000 架构的特点如下:
免费、开源的架构
32 位或 64 位线性地址空间
简单、长度统一的指令,有基本指令集及扩展指令
基本指令集( ORBIS32/64: OpenRISC Basic Instruction Set):指令长 32 位,数据宽度为 32
或 64 位
向量/DSP 扩展指令( ORVDX64: OpenRISC Vector/DSP eXtension):指令长 32 位,数据宽
度为 8、 16、 32、 64 位
浮点扩展指令( ORFPX32/64: OpenRISC Floating-Point eXtension):指令长 32 位,数据宽
度为 32 或 64 位
简单的内存寻址方式
大多数指令中有两个源寄存器(或者一个寄存器、一个常数),一个目的寄存器
32 个通用寄存器,也可以有多组影子寄存器
支持分支延迟
可以采用 Harvard 结构,即分开的指令、数据缓存,分开的指令、数据 MMU,也可以不分开,
即采用 Stanford 结构
部分功能既可以硬件实现也可以使用软件辅助实现
对异常( Exception)发生情况进行了简单区分
支持快速上下文切换
此帖出自FPGA/CPLD论坛
个人签名training
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表