|
至芯科技FPGA就业培训班
邀请函
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
目前FPGA/IC设计行业至少有20-30万的人才缺口,仅北京市场FPGA硬件开发人员的需求就已经超过了3万人,而且还在持续增加。这主要有两方面的原因:一是目前高校的专业设置很少涉及FPGA和IC设计的课程,即使有也是偏重于理论,因此企业很难招聘到实战型人才;二是FPGA和IC设计需要硬件环境和大量的实践来积累经验。如果没有适当的指导,需要走很多弯路。
目前在北京,成熟的FPGA系统工程师平均月薪都在10000元以上。
一、课程目标
通过该FPGA培训班系统掌握FPGA开发技术,能够独立胜任FPGA系统硬件设计,逻辑设计,FPGA组合系统设计等方面的工作。FPGA就业培训班特色:名师督学+工程师指点、项目案例解析+公司实战演练、定制化课程+实际方案解决。
二、培训对象
1、计算机、电子、自动化、通信、信息工程等理工类相关专业。
2、大学专科及专科以上学历。
3、不具备以上条件,但从事 2 年以上计算机软硬件开发的技术人员。
4、有就业需求的学员应满足相关企业员工健康要求。
三、就业保障
1、和诸多FPGA公司良好的合作关系。
2、签署FPGA就业保证协议,写明不就业就退学费。
3、企业补贴学费,使就业更有竞争力。
4、国内FPGA泰斗的全力推荐。
四、培训时间
2014年 9月20 日
五、培训地点
北京至芯科技EDA实验室
六、培训证书
培训结束,理论、实践双项考核成绩合格者,颁发北京至芯FPGA创新中心颁发的“FPGA设计初级工程师”结业证书。
七、收费标准
公司员工、个人自费均为13800元
食宿协助安排,费用自理。培训费用需提前转账,届时开具票据。请确定报名后及时将报名回执传真至我处。我们收到回执后,将及时与您联系,告知培训具体相关事宜。
本次培训指定培训账户:
户 名:北京至芯开源科技有限责任公司
开户行:工行北京市分行紫竹院支行
账 号:0200248209200016742
主办:至芯科技FPGA创新中心
附1:报名回执表
至芯科技FPGA就业培训班
报名回执表
经研究,我单位选派下列同志参加学习:
姓名 性别
联系方式 电 话 手 机
传 真 E-mail
通讯地址(邮编)
其 他 □ 需要协助预定住宿 预计到达时间: 月 日 时
单位意见
(签章) 年 月 日
注:此表由个人填写,由单位签署意见, Email至tr@zxopen.com
备 注:此表复制有效,并请注意保存通知原件。
联系电话:(010)62670708
传 真:400-6810708
联 系 人: 雷老师(010-62670708)。
附2:课程大纲
第一阶段 FPGA设计初级工程师
模块一 FPGA设计流程
FPGA设计流程课程主要介绍FPGA工艺结构、特点及FPGA芯片选型策略、原则;
掌握FPGA设计从RTL设计、功能仿真、综合等,直到在FPGA开发板上进行下载验证的设计流程;使学员掌握FPGA设计流程,对FPGA设计有一个宏观认识。
模块二 Verilog HDL 基础知识
Verilog HDL 基础知识课程主要让学员掌握Verilog HDL的基本语法,能够进行较简单的RTL设计,同时,建立HDL中逻辑运算符及RTL设计与电路实体的对应关系,深刻理解存储器工作原理及其设计方法,及三态端口控制、双向控制等,为后面的高级编程打好基础。
模块三 FPGA开发环境
FPGA开发环境主要学习FPGA开发工具的使用:Modelsim、Debussy仿真调试工具、Synplify pro综合工具及FPGA开发系统Quartus的使用方法及技巧,且在Quartus中集成调用Modelsim、Synplify等工具的方法; 完成RTL设计的基础上,完整进行FPGA设计所有流程,掌握FPGA开发板下载、调试的方法和技巧。
第二阶段 FPGA设计高级工程师
模块一 FPGA设计原则与技巧
FPGA设计原则与技巧课程主要讲授FPGA设计的一些原则(面积与速度平衡互换原则、硬件可实现原则及同步设计原则、低功耗设计原则等)及操作技巧(乒乓操作、串并转换、流水线操作及数据同步等),使学员能够将这些原则及技巧应用到实际工程开发中; 本章将讲述加法器、乘法器、乘累加器、减法器及除法器在工程应用中的设计方法,在此基础上让学员完成常系数FIR滤波器设计;还要求学员掌握使用基于IP核的设计方法和流程。
模块二 Verilog高级编码
Verilog高级编码课程主要讲授Verilog HDL流水线设计、同步状态机设计及系统函数、任务调用等高级编码知识,通过序列检测器、EEPROM读写器及RISC CPU等由易至难的实验安排; 强化RTL设计与电路实体的对应关系,及针对FPGA器件的代码优化,使学员逐步掌握独立完成复杂逻辑设计的能力。 这部分实验不仅仅是照抄教材的代码,而是通过训练使学生从项目的角度考虑问题,自行设计完成,可大幅提升学员自我思考的能力。
模块三 系统时序分析及处理系统时序分析及处理
课程旨在让学员充分理解时序分析理论,能够解决在项目开发中所遇到的时序问题;且能够对跨时钟设计做出合理处理;能够精通时序分析工具的使用,使其能够设计出满足时序要求的逻辑电路。
模块四 FPGA设计常用IP模块使用
FPGA设计常用IP模块使用课程主要内容为FPGA设计中常用IP模块的使用(单/双口RAM、DPRAM、FIFO、ROM及串行收发器等)的讲授,使学员在充分理解其结构及工作原理、时序的基础上,能够在实际工程开发中精通其使用。
模块五 新型FPGA设计工具使用
新型FPGA设计工具使用课程主要讲授FPGA基于MATLAB、Simulink、DSP Builder等新型设计、验证工具的设计方法及技巧,使学员能够利用这些新型开发工具更好地完成FPGA设计。
第三阶段 FPGA设计系统应用工程师
模块一 基于FPGA的通信接口设计及外围接口设计
FPGA设计应用最为广泛的领域之一为接口互联,基于FPGA的通信接口设计及外围接口设计课程主要让学员掌握外设通信接口的设计方法:在教员演示下完成一种通信接口的设计; 在教员指导下,独立完成其它通信接口设计,包括协议分析、完成设计文档、RTL设计、FPGA芯片选型等流程。
模块二 基于FPGA的图像视频处理
FPGA设计应用最为广泛的领域之一为图像与视频处理,基于FPGA的图像视频处理内容有:图像和视频处理基础知识,使学员能够实现色彩空间变换、VGA控制器、JPEG 编码基础、2D-DCT变换、视频处理体系及图像FIR滤波器设计与实现;视频降噪算法设计与实现,基于FPGA的常用视频处理算法体系结构、边缘检测算法等。
模块三 SOPC设计流程
SoPC系统设计与应用课程使学员熟练掌握参数化库LPM模块的使用; 精通FPGA中锁相环模块及SignalTap的使用;精通SoPCBuilder的使用,能够用NiosII软件集成开发环境IDE建立用户程序; 掌握在NiosII系统中融入自己所设计IP的技术。
模块四 FPGA项目案例毕业设计
FPGA项目案例毕业设计将设计并实现一个真实和完整FPGA项目的开发流程,涉及方向为通信、数据采集、软件无线电、图像与视频处理等方面。要求学员将前面所学知识融入运用到实际项目开发中,培养学员的团队开发和协同工作能力,强化学员完成标准设计文档能力,为以后的工作打下坚实基础。通过真实产品的项目案例培训,使学员更有竞争力,跨入高薪名企!
来源: 至芯科技FPGA就业培训班 邀请函
|
|