|
SHC6601简介:
16位80251内核,全兼容8051指令
哈佛架构,独立指令总线和数据总线,增强型流水线架构。
高运算能力为标准8051的40倍,运算能力为0.34DMIPS/MHZ
4K RAM ,32K FLASH,64位真随机数,DMA,硬件DES协处理器,硬件CRC,7816 主通讯接口,看门狗,LCD驱动,电压比较器,RTCC,12 bit ADC,4个通用16 bit timer,2个UART,SPI,I2C。
支持Keil开发,JATG调试
SHC6601超低功耗MCU特点
超低功耗
高安全性
高可靠性
高集成度
1. 超低功耗特性
0.9μA @ 3V 低功耗模式1:主时钟关闭,外部32.768 kHz 晶振时钟关闭,包括上电复位有效,寄存器,RAM和CPU数据保存状态时的功耗。
1.4μA @3V 低功耗模式2:除了包括低功耗模式1外,打开基于外部32.768 kHz 晶振的RTC 工作,并打开基于外部32.768KHz晶振的WDT工作功耗
1.6μA @3V 低功耗模式3,除了包括低功耗模式2外,打开基于电荷泵型LCD工作功耗。
2.0μA @3V 低功耗模式4, 除了包括低功耗模式3外,WDT使用内部专用的RC OSC工作,基于使用内部RC OSC比基于外部32.768 kHz 晶振有更强的抗干扰能力。
260μA/MHz@3V工作模式,CPU和外设模块运行中,程序在flash内部运行
2. 安全特性
128 位JTAG密码授权保护
可以保护芯片内部的代码不被非法读取或改写
集成了硬件DES加密模块
可以方便的对数据进行加密
功耗比软件DES低很多(软件DES: 1mA @ 20ms;硬件DES: 1mA @12us)
能够有效抵御旁路攻击中的简单功耗攻击(SPA)和差分功耗分析(DPA)的攻击
集成了硬件64位真随机数模块
3.抗干扰特性
内部集成了高速主时钟
增强高速时钟信号的EMC性能,并能节省成本
内部提供32K时钟
相对于外部32K时钟易受干扰(如高温高湿、酸碱腐蚀等情况),内部的32K时钟可以稳定工作,进行RTC计时, WDT计数, LCD显示等功能。
硬件迟滞电路与可软件配置的防抖时间
LVD和VC的带有硬件电压迟滞电路,极大增强了对输入信号噪声的抗干扰能力
软件可配置防抖时间可以过滤信号上的毛刺,增强信号的抗干扰性
IO 均有Schmitt-trigger 输入
每颗芯片具备唯一8 byte设备标识号
CRC校验模块
如有需要欢迎来访:吴先生13840373805
|
|