2359|1

1

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

关于verilog状态机更新的问题 [复制链接]

本人刚入门FPGA不久,请教verilog大神一个关于状态机的问题
一种verilog常用状态机的写法是always @(posedge clk, negedge reset)
begin
        if(!reset )begin
                current_state <=state_idle;
        end else begin
                current_state <= next_state;
        end       
end

always @(*)
begin
    next_state =current_state  ;
     case(current_state   )
          state1:
              case(in)
                   in1: //do something
                   in2: //do something
          state2:
              case(in)
                   in1: //do something
                   in2:  //do something
     endcase
end
这里我有一个问题是第一段代码中,current_state 和next_state都是idle而且输出in也没有更新的情况下,第一段中的 current_state <= next_state;会引起第二段的执行吗?
比如输入in是一个空/满的标志,根据这个标志来决定内部做一些事情,但是可能存在外设先工作,FPGA刚工作in已经为满标志了,如果我提的问题结果是没有执行,岂不是FPGA还是一直处于等待之中???
非常感谢
此帖出自FPGA/CPLD论坛

最新回复

状态机的状态并不是由current_state   详情 回复 发表于 2013-12-19 11:50
点赞 关注
 

回复
举报

3

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
状态机的状态并不是由current_state <= next_state;驱动的,而是由第二段中的语句驱动的,也就是说所有的状态都要你自己去控制,每个状态的跳转都是要自己对next_state赋值才能跳转的
此帖出自FPGA/CPLD论坛
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表