14239|12

191

帖子

0

TA的资源

裸片初长成(中级)

楼主
 

转一个学verilog很好的文章 [复制链接]

规范很重要 工作过的朋友肯定知道,公司里是很强调规范的,特别是对于大的设计(无论软件 还是硬件),不按照规范走几乎是不可实现的。逻辑设计也是这样:如果不按规范做的 话,过一个月后调试时发现有错,回头再看自己写的代码,估计很多信号功能都忘了, 更不要说检错了;如果一个项目做了一半一个人走了,接班的估计得从头开始设计;如 果需要在原来的版本基础上增加新功能,很可能也得从头来过,很难做到设计的可重用 性。 在逻辑方面,我觉得比较重要的规范有这些: 1.设计必须文档化。要将设计思路,详细实现等写入文档,然后经过严格评审通过 后才能进行下一步的工作。这样做乍看起来很花时间,但是从整个项目过程来看,绝对 要比一上来就写代码要节约时间,且这种做法可以使项目处于可控、可实现的状态。 2.代码规范。 a.设计要参数化。比如一开始的设计时钟周期是30ns,复位周期是5个时钟周期,我 们可以这么写: parameter CLK_PERIOD = 30; parameter RST_MUL_TIME = 5; parameter RST_TIME = RST_MUL_TIME * CLK_PERIOD; ... rst_n = 1'b0; # RST_TIME rst_n = 1'b1; ... # CLK_PERIOD/2 clk <= ~clk; 如果在另一个设计中的时钟是40ns,复位周期不变,我们只需对CLK_PERIOD进行重 新例化就行了,从而使得代码更加易于重用。 b.信号命名要规范化。 1) 信号名一律小写,参数用大写。 2) 对于低电平有效的信号结尾要用_n标记,如rst_n。 3) 端口信号排列要统一,一个信号只占一行,最好按输入输出及从哪个模块来到哪 个模块去的关系排列,这样在后期仿真验证找错时后 方便很多。如: module a( //input clk, rst_n, //globle signal wren, rden, avalon_din, //related to avalon bus sdi, //related to serial port input //output data_ready, avalon_dout, //related to avalon bus ... ); 4) 一个模块尽量只用一个时钟,这里的一个模块是指一个module或者是一个en tity。在多时钟域的设计中涉及到跨时钟域的设计中最好有专门一个模块做时钟域的隔 离。这样做可以让综合器综合出更优的结果。 5) 尽量在底层模块上做逻辑,在高层尽量做例化,顶层模块只能做例化,禁止 出现任何胶连逻辑(glue logic),哪怕仅仅是对某个信号取反。理由同上。 6) 在FPGA的设计上禁止用纯组合逻辑产生latch,带D触发器的latch的是允许的 ,比如配置寄存器就是这种类型。 7) 一般来说,进入FPGA的信号必须先同步,以提高系统工作频率(板级)。 所有模块的输出都要寄存器化,以提高工作频率,这对设计做到时序收敛也 是极有好处的。 9) 除非是低功耗设计,不然不要用门控时钟--这会增加设计的不稳定性,在要 用到门控时钟的地方,也要将门控信号用时钟的下降沿 打一拍再输出与时钟相与。 clk_gate_en -------- ---- -----------------|D Q |------------------| \ gate_clk _out | | ---------| )-------- - ------o|> | | | / clk | -------- | ---- ------------------------------------ 10)禁止用计数器分频后的信号做其它模块的时钟,而要用改成时钟使能的方式 ,否则这种时钟满天飞的方式对设计的可靠性极为不利,也大大增加了静态时序分析的 复杂性。如FPGA的输入时钟是25M的,现在系统内部要通过RS232与PC通信,要以rs232_ 1xclk的速率发送数据。 不要这样做: always (posedge rs232_1xclk or negedge rst_n) begin ... end 而要这样做: always (posedge clk_25m or negedge rst_n) begin ... else if ( rs232_1xclk == 1'b1 ) ... end 11)状态机要写成3段式的(这是最标准的写法),即 ... always @(posedge clk or negedge rst_n) ... current_state <= next_state; ... always @ (current_state ...) ... case(current_state) ... s1: if ... next_state = s2; ... ... always @(posedge clk or negedge rst_n) ... else a <= 1'b0; c <= 1'b0; c <= 1'b0; //赋默认值 case(current_state) s1: a <= 1'b0; //由于上面赋了默认值,这里就不用再对b 、c赋值了(b、c在该状态为0,不会产生锁存器,下同) s2: b <= 1'b1; s3: c <= 1'b1; default: ... ... 3.ALTERA参考设计准则 1) Ensure Clock, Preset, and Clear configurations are free of glitch es. 2) Never use Clocks consisting of more than one level of combinatori al logic. 3) Carefully calculate setup times and hold times for multi-Clock sy stems. 4) Synchronize signals between flipflops in multi-Clock systems when the setup and hold time requirements cannot be met. 5) Ensure that Preset and Clear signals do not contain race conditio ns. 6) Ensure that no other internal race conditions exist. 7) Register all glitch-sensitive outputs. Synchronize all asynchronous inputs. 9) Never rely on delay chains for pin-to-pin or internal delays. 10)Do not rely on Power-On Reset. Use a master Reset pin to clear al l flipflops. 11)Remove any stuck states from state machines or synchronous logic. 其它方面的规范一时没有想到,想到了再写,也欢迎大家补充。 ==================================================================================== 时序是设计出来的 我的boss有在华为及峻龙工作的背景,自然就给我们讲了一些华为及altera做逻辑 的一些东西,而我们的项目规范,也基本上是按华为的那一套去做。在工作这几个月中 ,给我感触最深的是华为的那句话:时序是设计出来的,不是仿出来的,更不是湊出来 的。 在我们公司,每一个项目都有很严格的评审,只有评审通过了,才能做下一步的工 作。以做逻辑为例,并不是一上来就开始写代码,而是要先写总体设计方案和逻辑详细 设计方案,要等这些方案评审通过,认为可行了,才能进行编码,一般来说这部分工作 所占的时间要远大于编码的时间。 总体方案主要是涉及模块划分,一级模块和二级模块的接口信号和时序(我们要求 把接口信号的时序波形描述出来)以及将来如何测试设计。在这一级方案中,要保证在 今后的设计中时序要收敛到一级模块(最后是在二级模块中)。什么意思呢?我们在做 详细设计的时候,对于一些信号的时序肯定会做一些调整的,但是这种时序的调整最多 只能波及到本一级模块,而不能影响到整个设计。记得以前在学校做设计的时候,由于 不懂得设计时序,经常因为有一处信号的时序不满足,结果不得不将其它模块信号的时 序也改一下,搞得人很郁闷。 在逻辑详细设计方案这一级的时候,我们已经将各级模块的接口时序都设计出来了 ,各级模块内部是怎么实现的也基本上确定下来了。 由于做到这一点,在编码的时候自然就很快了,最重要的是这样做后可以让设计会 一直处于可控的状态,不会因为某一处的错误引起整个设计从头进行。
此帖出自FPGA/CPLD论坛

最新回复

XIEXIELOUZHU .......  详情 回复 发表于 2008-6-4 09:23
点赞 关注
个人签名走在电子爱好的路上!!!
 

回复
举报

337

帖子

0

TA的资源

裸片初长成(中级)

沙发
 

回复:转一个学verilog很好的文章

嘿!楼主辛苦!很受教!!
此帖出自FPGA/CPLD论坛
 
 

回复

191

帖子

0

TA的资源

裸片初长成(中级)

板凳
 

回复: 转一个学verilog很好的文章

原帖由 huhua 于 2007-8-30 14:43:00 发表 嘿!楼主辛苦!很受教!!
呵呵,经常能看见你,我以前叫dong2007da记得不???
此帖出自FPGA/CPLD论坛
个人签名走在电子爱好的路上!!!
 
 
 

回复

7

帖子

0

TA的资源

一粒金砂(初级)

4
 

回复:转一个学verilog很好的文章

很实用
此帖出自FPGA/CPLD论坛
个人签名三更灯火五更鸡,正是男儿读书时。黑发不知勤学早,白首方悔读书迟。---------颜真卿《劝学》
 
 
 

回复

6

帖子

0

TA的资源

一粒金砂(初级)

5
 

回复:

谢谢你的分享哦!~
此帖出自FPGA/CPLD论坛
个人签名性格决定命运!·~
 
 
 

回复

15

帖子

0

TA的资源

一粒金砂(初级)

6
 

回复:转一个学verilog很好的文章

规范太重要了
此帖出自FPGA/CPLD论坛
 
 
 

回复

31

帖子

0

TA的资源

一粒金砂(初级)

7
 

回复:转一个学verilog很好的文章

谢谢楼主 受教了
此帖出自FPGA/CPLD论坛
 
 
 

回复

44

帖子

0

TA的资源

一粒金砂(初级)

8
 

回复:转一个学verilog很好的文章

Spec. is very important
此帖出自FPGA/CPLD论坛
 
 
 

回复

10

帖子

0

TA的资源

一粒金砂(初级)

9
 

回复:转一个学verilog很好的文章

非常 有益,这种架构上的提示和总结比看一堆代码的长进还大。 受教!
此帖出自FPGA/CPLD论坛
 
 
 

回复

28

帖子

0

TA的资源

一粒金砂(初级)

10
 

回复:转一个学verilog很好的文章

bucuo xie xie lou zhu
此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(初级)

11
 

回复:转一个学verilog很好的文章

很不错的文章
此帖出自FPGA/CPLD论坛
 
 
 

回复

20

帖子

0

TA的资源

一粒金砂(初级)

12
 

回复:转一个学verilog很好的文章

顶了
此帖出自FPGA/CPLD论坛
 
 
 

回复

74

帖子

0

TA的资源

一粒金砂(初级)

13
 
XIEXIELOUZHU .......
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表