6109|5

4

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

FPGA和PCI9056接口问题求助! [复制链接]

小弟最近在做FPGA和PCI9056的接口,PCI9056工作在C模式(从模式和DMA模式)下;
数据手册上说PCI9056每次突发读写的数据数量是可以设置的,分为1次发送1个32bit、1次发送4个32bit和1次发送多个32bit三种;
但小弟不明白PCI9056这个每次突发读写数据的数量是怎么设置的啊?是驱动程序去设置、PCI9056外部存储器设置还是FPGA可以去设置?
如果是FPGA可以去设置,在这个工作模式下,怎么设置呢?
此帖出自FPGA/CPLD论坛

最新回复

kdy
驱动中提供的API函数对9056寄存器等进行读写不能直接控制时序  详情 回复 发表于 2013-9-25 17:58
点赞 关注
 

回复
举报

4

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
急求大侠帮助!
此帖出自FPGA/CPLD论坛
 
 

回复

581

帖子

0

TA的资源

五彩晶圆(初级)

板凳
 
9056一般使用MCU控制,FPGA一般作为MCU和9056接口时序匹配。倒是真没用过FPGA
配置9056,难道是软核?
突发传输的字长设置没有用过,不过9056大部分功能都是寄存器配置的,上位机可以修改。

[ 本帖最后由 kdy 于 2013-9-24 23:03 编辑 ]
此帖出自FPGA/CPLD论坛

点评

我这个项目是上位机在驱动中配置PCI9056,请问驱动中可以控制PCI9056的输出时序么?  详情 回复 发表于 2013-9-25 16:59
个人签名Net:Wxeda.taobao.com
QQ:1035868547
Blog:https://home.eeworld.com.cn/space-uid-390804.html
 
 
 

回复

4

帖子

0

TA的资源

一粒金砂(中级)

4
 

回复 板凳kdy 的帖子

我这个项目是上位机在驱动中配置PCI9056,请问驱动中可以控制PCI9056的输出时序么?
此帖出自FPGA/CPLD论坛
 
 
 

回复

581

帖子

0

TA的资源

五彩晶圆(初级)

5
 
驱动中提供的API函数对9056寄存器等进行读写不能直接控制时序
此帖出自FPGA/CPLD论坛

点评

哦,这样啊,手册上说PCI9056最大支持本地时钟频率为66MHz,在这个范围内的时钟直接输入给PCI9056就行了么?用不用对PCI9056配置什么? 另外,我看手册上的DMA读数据时序图是地址总线laddr一有效,所要读的数据就要  详情 回复 发表于 2013-9-29 11:09
个人签名Net:Wxeda.taobao.com
QQ:1035868547
Blog:https://home.eeworld.com.cn/space-uid-390804.html
 
 
 

回复

4

帖子

0

TA的资源

一粒金砂(中级)

6
 

回复 5楼kdy 的帖子

哦,这样啊,手册上说PCI9056最大支持本地时钟频率为66MHz,在这个范围内的时钟直接输入给PCI9056就行了么?用不用对PCI9056配置什么?
另外,我看手册上的DMA读数据时序图是地址总线laddr一有效,所要读的数据就要同时出现在ld总线上(除第一个地址外),一个地址对应32bit,是这样么?

[ 本帖最后由 lzl19860420 于 2013-9-29 15:45 编辑 ]
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表