此帖出自电子竞赛论坛
最新回复
这个图不见得多好。
1、从图上看,其是担心后级功率过大造成电源扰动,进而影响前级放大的供电造成前级信号的扰动。
由于放大器毕竟不是理想器件,可以理解为输出信号经过输出运放的电源端,反馈到输入运放的电源端,然后再反馈到输入运放的信号输出端。
不过其忘记了对于运放来说,不严格的输入电压控制对运放的输出信号是有干扰的,如果R1C1,R2C2参数不匹配,或者输入运放功率大于滤波器的功率,则造成输入运放电压偏移,即上端17.5V下端却没有-17.5V。这种情况对于信号的干扰也是比较大的。如果输入信号很弱很可能就被掩盖了。
所以他这个电路要求R1C1,R2C2的参数严格控制。
2、输出虚框应该是接机壳或者外部地的。一般为了避免PCB出图错误所以这么画。输出中间点接0V是为了提供一个近电流回路。由基尔霍夫定律可知,电流一定是一个圆环,如果没有这个地回路,那么电流就需要通过MOS回流,但是MOS是桥臂控制,上部如果完全导通则下部必定完全截止,否则存在炸管危险。同样上部电阻减少下部电阻也即增大。这种情况下,电流会自己寻找低阻通路,而反馈电阻很有可能为其提供这个低阻通路。造成电流流向信号回路而产生干扰。现在引入了输出的0V近地回路,可极大避免这种情况的发生。
详情
回复
发表于 2013-8-28 11:10
| ||
|
||
|
|
回复 沙发xuzhanglong 的帖子
此帖出自电子竞赛论坛
点评 | ||
|
||
| |
|
|
|
|
此帖出自电子竞赛论坛
| ||
个人签名上传了一些书籍资料,也许有你想要的:https://download.eeworld.com.cn/user/chunyang
|
||
| |
|
|
| |
|
|
| |
|
|
| |
|
|
| |
|
|
此帖出自电子竞赛论坛
| ||
|
||
论坛威望大于30000或网友提名:坛子里公认的技术导师
EEWorld Datasheet 技术支持