15254|4

14

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

Xilinx DDS Compiler IP核使用问题,用过的高手来看一下 [复制链接]

我要在FPGA中做数字正交,故此要用到DDS IP核,5.0版本的,但是研究了两天始终无法产生比较满意的正玄波,用ChipScope采到的波形要不是就是像下图这种,要不就是一些比较混乱的,反正不是比较正常的正玄波。


设置如下,外面给的aclk是50Mhz的,在这里要问一下,第一页System Clock是不是要和外面给的时钟一样?






或者使用system parameters

但就是无法得出标准的正玄波,chipscope的时钟是100M的,请高手指教啊。。。
此帖出自FPGA/CPLD论坛

最新回复

正解 (相差倍数越高,波形越接近正弦波)  详情 回复 发表于 2016-4-20 08:55
点赞 关注
 

回复
举报

14

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
怎么没人理啊
此帖出自FPGA/CPLD论坛
 
 

回复

10

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
你就用它默认的一些参数就可以了呀,你有特殊要求吗?
此帖出自FPGA/CPLD论坛
 
 
 

回复

33

帖子

0

TA的资源

一粒金砂(中级)

4
 
第二幅图的相位控制改为可编程的(自己配置)~~一般要出来的波形与系统时钟相差10倍以上才能看到比较好的波形
此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(初级)

5
 
ifreeman 发表于 2013-12-28 22:39
第二幅图的相位控制改为可编程的(自己配置)~~一般要出来的波形与系统时钟相差10倍以上才能看到比较好的波 ...

正解 (相差倍数越高,波形越接近正弦波)
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表