2721|3

34

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

ISE VHDL 地址差的太远,RAM反应不过来 [复制链接]

二分图最短路径算法,需要不断的对2个矩阵几何乘,几何加,然后把结果写入新的矩阵。9个节点需要重复5次,涉及7个矩阵。

再读取完2个矩阵后需要读取另外2个的时候,FSM已经输入了新地址,但RAM 先是输出一串红UUUUUUU,之后才是正确的数据,这样以来时序全乱了。

我分析是地址空间距离太远的结果,但并不确定。

请问这是地址的问题吗?除了改地址,还有别的办法吗?

[ 本帖最后由 timdong 于 2012-12-13 06:51 编辑 ]
此帖出自FPGA/CPLD论坛

最新回复

RAMB4_S8 port (DI     : in STD_LOGIC_VECTOR (7 downto 0);       EN     : in STD_ULOGIC;       WE     : in STD_ULOGIC;       RST    : in STD_ULOGIC;       CLK    : in STD_ULOGIC;       ADDR   : in STD_LOGIC_VECTOR (8 downto 0);       DO     : out STD_LOGIC_VECTOR (7 downto 0) ); RAM 就是 一个100% 从设备, 指定数据,地址,写使能,数据就写进去 指定地址,读使能(这个不一定需要,但是自己什么时候需要数据要自己控制好) 如果RAM出读数据延时是一个钟,就把读使能延时1个钟,得到的就是 读数据有效信号。  详情 回复 发表于 2016-7-17 20:54
点赞 关注
 

回复
举报

34

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
问题解决了,每次运算都需要一个编号,当从0开始编就会出现上述的问题,从1开始编就一切正常。

有高人可以解释吗?
此帖出自FPGA/CPLD论坛
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

板凳
 
估计与你应用相关
此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

1950

帖子

4

TA的资源

版主

4
 
RAMB4_S8
port (DI     : in STD_LOGIC_VECTOR (7 downto 0);
      EN     : in STD_ULOGIC;
      WE     : in STD_ULOGIC;
      RST    : in STD_ULOGIC;
      CLK    : in STD_ULOGIC;
      ADDR   : in STD_LOGIC_VECTOR (8 downto 0);
      DO     : out STD_LOGIC_VECTOR (7 downto 0)
);
RAM 就是 一个100% 从设备,

指定数据,地址,写使能,数据就写进去

指定地址,读使能(这个不一定需要,但是自己什么时候需要数据要自己控制好)
如果RAM出读数据延时是一个钟,就把读使能延时1个钟,得到的就是 读数据有效信号。
此帖出自FPGA/CPLD论坛
个人签名MicroPython中文社区https://micropython.org.cn/forum/  
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表