此帖出自FPGA/CPLD论坛
最新回复
RAMB4_S8
port (DI : in STD_LOGIC_VECTOR (7 downto 0);
EN : in STD_ULOGIC;
WE : in STD_ULOGIC;
RST : in STD_ULOGIC;
CLK : in STD_ULOGIC;
ADDR : in STD_LOGIC_VECTOR (8 downto 0);
DO : out STD_LOGIC_VECTOR (7 downto 0)
);
RAM 就是 一个100% 从设备,
指定数据,地址,写使能,数据就写进去
指定地址,读使能(这个不一定需要,但是自己什么时候需要数据要自己控制好)
如果RAM出读数据延时是一个钟,就把读使能延时1个钟,得到的就是 读数据有效信号。
详情
回复
发表于 2016-7-17 20:54
| ||
|
||
| |
|
|
| |
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/ 欢迎光临网上店铺! |
|
此帖出自FPGA/CPLD论坛
| ||
个人签名MicroPython中文社区https://micropython.org.cn/forum/
|
||
EEWorld Datasheet 技术支持