此帖出自PCB设计论坛
最新回复
注意51的IO驱动能力,通常的51都是弱上拉型IO,靠等效约高数十K的上拉电阻来实现高电平输出,几K的负载该是多少分压值用欧姆定律算算就该知道了吧。
楼主图中即使运放的输出悬空,在未加电时因运放内电路对地存在回路,虽然有一定阻抗,但也不是很大,相当于R1再串个电阻到地,此时的IO输出电平就是上拉电阻与R1、R2及运放输出端到地的等效阻抗三者串联的分压值,R1和R2那么小,运放输出到地的内阻抗也不很大,于是输出被拉低不是很正常么?
所以说,楼主的电路设计不对,要大幅增加R1和R2的阻值。
学好电子技术需要多观察、多思考,理论知识的要求在常规应用设计里根本就不高,初中知识足够了。这里你只要仔细看过MCU的手册,知道IO输出高电平时的等效电路,然后用初中学过的欧姆定律就能推知结果以及该知道怎么改进设计了。
详情
回复
发表于 2012-11-4 20:15
| ||
|
||
| |
个人签名没工作,没女人老婆,没宽带 , 没钱
|
|
此帖出自PCB设计论坛
| ||
|
||
论坛威望大于30000或网友提名:坛子里公认的技术导师
EEWorld Datasheet 技术支持