4314|12

12

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

LM3S9b92时钟可以配到80M吗 [复制链接]

请教各位80M的时钟要怎么配置?外部晶振8M 总感觉配到50M的时候都是PLL在起作用,外部晶振好像起不到作用 这一块一直很糊涂

最新回复

一般情况下 50M 差不多了,反正只是做实验玩一下而已。  详情 回复 发表于 2015-7-24 09:18
 
点赞 关注

回复
举报

12

帖子

0

TA的资源

一粒金砂(中级)

推荐
 

回复 沙发 fengzhang2002 的帖子

再请问下,像这样配的话SysCtlClockSet(SYSCTL_SYSDIV_4 | SYSCTL_USE_PLL | SYSCTL_OSC_MAIN |SYSCTL_XTAL_8MHZ);就是50M,是200M4分频结果
那SysCtlClockSet(SYSCTL_SYSDIV_4 | SYSCTL_USE_PLL | SYSCTL_OSC_MAIN |SYSCTL_XTAL_16MHZ);也是50M?
 
 

回复

2641

帖子

0

TA的资源

五彩晶圆(中级)

沙发
 
可以,100M超频我都用过

点评

再请问下,像这样配的话SysCtlClockSet(SYSCTL_SYSDIV_4 | SYSCTL_USE_PLL | SYSCTL_OSC_MAIN |SYSCTL_XTAL_8MHZ);就是50M,是200M4分频结果 那SysCtlClockSet(SYSCTL_SYSDIV_4 | SYSCTL_USE_PLL | SYSCTL_OSC_MAI  详情 回复 发表于 2012-10-12 14:27
 
 
 

回复

2641

帖子

0

TA的资源

五彩晶圆(中级)

4
 
要看你外接晶振是多少了如果你外接16M,按你的设置,前面实际频率只有25M

点评

怎么判断只有25M的呢,求解释!  详情 回复 发表于 2015-1-26 11:37
可是PLL的固定频率不是200MHZ吗?然后4分频不就是50M?会和外部晶振有关?外接的是8M的  详情 回复 发表于 2012-10-15 11:30
 
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

5
 

回复 4楼 fengzhang2002 的帖子

可是PLL的固定频率不是200MHZ吗?然后4分频不就是50M?会和外部晶振有关?外接的是8M的

点评

肯定和外部晶振有关的,倍频也要根据外部晶振来倍增到200M  详情 回复 发表于 2012-10-15 13:24
 
 
 

回复

2641

帖子

0

TA的资源

五彩晶圆(中级)

6
 

回复 5楼 swmhappy 的帖子

肯定和外部晶振有关的,倍频也要根据外部晶振来倍增到200M

点评

哦 我是看到芯片资料上说PLL的固定频率是200M 我就以为和外部晶振没关系了 谢谢您的指点!非常感谢!  详情 回复 发表于 2012-10-15 15:42
 
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

7
 

回复 6楼 fengzhang2002 的帖子

哦 我是看到芯片资料上说PLL的固定频率是200M 我就以为和外部晶振没关系了 谢谢您的指点!非常感谢!

点评

不客气,请继续支持我们论坛  详情 回复 发表于 2012-10-16 11:20
 
 
 

回复

2641

帖子

0

TA的资源

五彩晶圆(中级)

8
 

回复 7楼 swmhappy 的帖子

不客气,请继续支持我们论坛

点评

弱弱的问一句,是不是基本都是男生做嵌入式方面?女生有前途吗?:titter:  详情 回复 发表于 2012-10-17 20:15
 
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

9
 

回复 8楼 fengzhang2002 的帖子

弱弱的问一句,是不是基本都是男生做嵌入式方面?女生有前途吗?
 
 
 

回复

29

帖子

0

TA的资源

一粒金砂(中级)

10
 
fengzhang2002 发表于 2012-10-13 14:05
要看你外接晶振是多少了如果你外接16M,按你的设置,前面实际频率只有25M



怎么判断只有25M的呢,求解释!
 
 
 

回复

29

帖子

0

TA的资源

一粒金砂(中级)

11
 
应该可以吧,使用锁相环USE_PLL,再2.5分频就是80M。
 
 
 

回复

38

帖子

0

TA的资源

一粒金砂(中级)

12
 
SysCtlClockSet(SYSCTL_SYSDIV_5|SYSCTL_USE_PLL|SYSCTL_XTAL_16MHZ|SYSCTL_OSC_MAIN);
        //40MHz
这样就是40MHz,

SysCtlClockSet(SYSCTL_SYSDIV_2_5|SYSCTL_USE_PLL|SYSCTL_XTAL_16MHZ|SYSCTL_OSC_MAIN);
        //80MHz

这样就是80MHz

不过,我用到80M的时候,经常会出现一些不太好的问题,比如PWM的频率和设计的不太一样,所以我现在一般最高用到40MHz。

点评

一般情况下 50M 差不多了,反正只是做实验玩一下而已。  详情 回复 发表于 2015-7-24 09:18
 
 
 

回复

1803

帖子

0

TA的资源

五彩晶圆(高级)

13
 
小涩涩asd 发表于 2015-7-23 19:26
SysCtlClockSet(SYSCTL_SYSDIV_5|SYSCTL_USE_PLL|SYSCTL_XTAL_16MHZ|SYSCTL_OSC_MAIN);
        //40MHz
这样就 ...

一般情况下 50M 差不多了,反正只是做实验玩一下而已。
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表