【设计工具】】【发书】Xilinx ISE 9.X FPGA/CPLD设计指南(清晰PDF)
[复制链接]
【发书】Xilinx ISE 9.X FPGA/CPLD设计指南(清晰PDF)
【内容简介】本书以FPGA/CPLD设计流程为主线,详细阐述了ISE集成开发环境的使用,并提供了多个示例进行说明。书中在介绍FPGA/CPLD概念和设计流程的基础上,依次论述了工程管理与设计输入、仿真、综合、约束、实现与布局布线、配置调试等在ISE集成环境中的实现方法和技巧。 本书结合作者多年工作经验,立足于工程实践,选用大量典型实例,并配有一定数量的练习题。随书配套光盘收录了所有实例的完整工程目录、源代码、详细操作步骤和使用说明,便于读者边学边练,提高实际应用能力。 本书可作为高等院校通信工程、电子工程、计算机、微电子与半导体学等专业的教材,也可作为硬件工程师和IC工程师的实用工具书。
【目录信息】第1章 FPGA设计简介 1.1 FPGA结构简介 1.2 最新FPGA产品──Virtex-5 1.3 Virtex-5应用简介 1.4 实践──探索FPGA内部结构 1.5 FPGA核心设计流程 1.6 FPGA设计工具简介 1.7 实践──运行第一个ISE实例 1.8 Xilinx FPGA设计资源 1.9 小结 1.10 问题与思考 第2章 ISE集成开发环境示例 2.1 示例背景 2.2 新建工程 2.3 新建源代码 2.4 设计仿真 2.5 完成设计 2.6 时序约束 2.7 设计实现以及验证时序约束
【前言】本书内容和特点 FPGA/CPLD以其功能强大,开发过程投资少,周期短,可反复修改,保密性能好,开发工具智能化等特点,成为当今硬件设计的首选方式之一。目前全国约有数百万的硬件工程师在自己的设计中运用着各种型号的FPGA/CPLD。可以说FPGA/CPLD设计技术是当今合格硬件工程师与IC工程师的必备技能之一。. 最近几年随着集成电路工艺水平的提高以及EDA技术的发展,FPGA/CPLD的更新换代也越来越快。本书立足工程实践,以FPGA/CPLD设计流程为主线,阐述了如何合理地利用ISE设计平台集成的各种设计工具,高效地设计FPGA/CPLD的方法与技巧。 本书共分10章,各章内容简要介绍如下。 ·第1章:..
【序言】Xilinx以超过50%的市场份额,在半导体行业中增长最快的领域之一——可编程逻辑器件(PLD)市场中雄居领先地位。由于PLD器件所具有的灵活性以及在产品制造完成后仍可进行功能修改和现场升级的能力,使PLD在半导体芯片市场中具有巨大的发展潜力。不同于仅有几百个客户的传统半导体公司,Xilinx在全世界拥有7500多个客户,每年启动50000多项设计项目。现在,Xilinx在全世界拥有3000多名雇员,其中近半数的工程师是软件开发人员。. ISE 9.x是Xilinx最新推出的业内领先的设计工具,其设计性能比其他解决方案平均快30%,使用SmartCompile技术可以更快、更轻松地实现时序收敛。最新版本的ISE软件基于Fmax技术开发..
xilinx ise 9.x fpga cpld设计指南.part01.rar
(4.77 MB, 下载次数: 634)
|