|
问:我在ISE4.1中,用fpga express verilog编译的某些文件,用modelsimxe只能前仿, 不能后仿,不知 5.1i是否有改进? 问:和 5.1结合比较好的验证工具除了Modelsim外,PC机上可运行的有什么? 问:ISE在综合的时候,把很多中间信号、特别是组合逻信号都综合掉了(或改名了),这样 在后仿的时候造成了很大的不便,请问如何避免这一问题? 问:Data2BRAM可以简化哪些工序? 问:毛刺有何比较好的消除方法。实现加法,利用ieee.std_logic_signed.all中的'+',a<; =b+c;是否是最佳方案。还是需要另外自己编加的程序。流水线如何实现? 问:请问用ISE5.1i,在设计中要注意的主要的问题是什么?如何更好地发挥系统的优势? 问:ISE 5.1i是否可以使用MATLAB6.5 来做仿真? 问:请较详细地介绍所谓的增量设计技术 问:请问在ISE5.1 中怎么使用命令行方式?比如用命令ngdbuild -p xcv300bg432-4 bram2048x8.edn,在什么地方使用这个命令? 问:ISE5.1i 与ISE4.x相比在使用vhdl方面有什么提高(速度,优化能力)?支持verilogHDL 吗?有没有与pcb工具交互的能力?比如采用FPGA引脚很多,有时需要修改原理图(即 floorpin editor)重新与引脚匹配,有没有直接在pcb上修改网表导入ISE5.1i 验证能否这 样修改的功能? 问:Xilinx ISE5.1集成综合环境中,能支持的综合工具有哪些?如amplify能在环境中直接 调用吗?另外, 什么叫真正的增量式设计?我在网上看到许多Altera公司的一些设计技巧文 档,我想知道XILINX公司有类似的文档吗,如何获得? 问:请问// synopsys translate_off // synopsys translate_on这类的语句是不是只支持 synopsys 公司的仿真软件?我用synplify怎么使用这类语句? 问:能否在ISE 5中加进自己开发的IP?如何操作? 问:验证技术在设计中很重要。能否详细介绍一下,ISE 5中的逻辑功能验证和时序的验证 有何新的突破? 问:1.ISE5.1i 和 ISE4.1i 相比有哪些优点?2.ISE5.1i 价格是多少?支持哪些型号芯片? 3.ISE5.1i 提供哪些综合器接口,你们建议我们选用哪种综合器?谢谢! 问:作为设计人员用ISE5.1I怎样运用高层的抽象模式定义系统来达到设计的预定要求?谢谢 问:综合时,要求综合器一定要综合的逻辑部分要添加什么语句 问:怎样在constraints对时序进行约束? 问:使用ISE进行FPGA设计需要了解XILINX的FPGA片子的内部结构么?
Xilinx常见问题回答.rar
(100.83 KB, 下载次数: 43)
|
|