2327|0

790

帖子

66

TA的资源

五彩晶圆(初级)

楼主
 

【设计工具】优化Virtex®-5FXT PowerPC 440处理器系统性能 [复制链接]

在该参考系统中,James Lucero介绍了如何改进Virtex®-5FXT FPGA上的PowerPC 440处理器块的系统性能。该参
考系统实例说明了如何使XPS Central DMA主接口与PLB Slave 0(SPLB0)或PLB Slave 1(SPLB1)上的Processor Local Bus(PLB)v4.6连接。然后,您可修改DMA引擎的XPS Central DMA的参数,便于通过交叉开关矩阵实现并行读写。对于HDMA而言,本文讨论设置中断阈值,更改缓冲区描述符主内存和发射/接收缓冲器的地址。一个简单的环回内核与一个HDMA上的LocalLink接口连接。

此外,赛灵思在该系统中融入了适用于PLB v.4.6主接口和HDMA的性能内核,用于测量优化前后的系统性能。该应用指南包含两个独立的软件应用程序,用于显示XPS Central DMA和HDMA至DDR2的DMA事务。在这些DMA事务处理过程中,您可测量该内核的性能。对于XPS Central DMA而言,在PLB_PaValid之间和XPS Central DMA提供中断(DMA事务完成)时测量性能。对于HDMA而言,在首帧开始和末帧结束之间测量发射器和接收器信道。

另外,该应用指南还介绍了如何获得交叉开关矩阵的时延数据,以及如何获得系统/软件应用程序优化前的性能数据。它还详细说明了如何优化系统/软件应用程序的性能,获得系统优化后的性能数据。该参考系统采用赛灵思ML507Rev.A电路板。

 

优化PowerPC 440处理器系统性能.pdf (299.11 KB, 下载次数: 10)

此帖出自FPGA/CPLD论坛
点赞 关注
个人签名行动才有结果,知识并非力量 !
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表