7979|4

22

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

关于内部信号走全局时钟网络的问题 [复制链接]

各位大侠好,我现在有个问题没搞清楚,请教下.
FPGA产生的一个内部频率信号怎么走全局时钟网,我目前是例化了这样一个代码,clk0是内部逻辑分频产生的信号
BUFG myclock(.I(clk0),
                          .O(clk1));
想让clk1布局布线的时候走全局时钟网,但是貌似没有实现,请问是不是还少什么东西?求高手指点。。。
此帖出自FPGA/CPLD论坛

最新回复

你把你所有的内部信号网络制定位时钟信号,然后布线,应该可以走全局网络!  详情 回复 发表于 2011-12-29 09:45
点赞 关注
个人签名做一对羽翼,要自由飞翔
 

回复
举报

1

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
你怎么知道不走全局线呢?
此帖出自FPGA/CPLD论坛
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

板凳
 

你把你所有的内部信号网络制定位时钟信号,然后布线,应该可以走全局网络!

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

4
 

回复 沙发 lgglove163 的帖子

只有从全局时钟管脚引进的时钟或者复位信号才会上全局网络,我是这样理解的。
此帖出自FPGA/CPLD论坛
个人签名做一对羽翼,要自由飞翔
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

5
 

回复 板凳 eeleader 的帖子

谢谢eeleader,问题应该是解决了。
我就是用了个BUFG 把这个内部信号转换了一下。
以前没搞定是因为我把这个信号输出的时候约束在了一个非时钟管脚上,提示如下警告:
WARNING:Route:455 - CLK Net:clk2_OBUF may have excessive skew because 0 CLK pins and 1 NON_CLK pins failed to route using a CLK template.
不知道我这样理解正不正确?还是就是你所说的“把内部信号网络制定位时钟信号”能帮解释一下么?
此帖出自FPGA/CPLD论坛
个人签名做一对羽翼,要自由飞翔
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表