4211|2

275

帖子

0

TA的资源

纯净的硅(初级)

楼主
 

数字IC设计的综合工具 [复制链接]

哪位兄弟知道数字IC设计的综合工具是什么,还有下载地址?
此帖出自FPGA/CPLD论坛

最新回复

数字 IC设计过程中,EDA工具扮演了很重要的角色。IC设计向来就是EDA工具和人脑的结合。随着IC不断向高集成度、高速度、低功耗、高性能发展,没有高可靠性的计算机辅助设计手段,完成设计是不可能的。 数字IC开发流程及EDA工具大致对应如下,也欢迎网友补充: 0、系统需求分析,Spec制定。 1.设计输入(design input) 用vhdl或者是verilog语言来完成逻辑功能描述,生成hdl代码 语言输入工具:SUMMIT   VISUALHDL             MENTOR   RENIOR 图形输入:    composer(cadence);             viewlogic (viewdraw) 2.功能仿真(functional simulation) 将hdl代码进行先前逻辑仿真,验证功能描述是否正确 数字电路仿真工具:     Verolog:  CADENCE     Verolig-XL                SYNOPSYS    VCS                MENTOR      Modle-sim      VHDL :    CADENCE     NC-vhdl                SYNOPSYS    VSS                MENTOR      Modle-sim 3.逻辑综合(synthesis tools) 逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿 真中所没有考虑的门延迟(gates delay)反标到生成的门级网表中,返回电路仿真阶段 进行再仿真。最终仿真结果生成的网表称为物理网表。 综合工具:CADENCE   Builtgates    Envisia Ambit           SYNOPSYS  Design Compile  Behavial Compiler 4.静态时序分析(static timming analyze):   Synopsys   Prime Time     Power analysis   WattSmith 5.layout生成和自动布局布线(auto plane&route) 将网表生成具体的电路版图 layout工具:CADENCE  Dracula, Diva             6.物理验证(physical validate)和参数提取(LVS) ASIC设计中最有名、功能最强大的是cadence的DRECULA,可以一次完成版图从DRC( 设计规则检查),ERC(电气特性检查)到LVS(寄生参数提取)的工序 工具: CADENCE:   DRECULA       AVANTI :   STAR-RC    在验证过程中出现的时序收敛,功耗,面积问题,应返回前端的代码输入进行重新修 改,再仿真,再综合,再验证,一般都要反复好几次才能最后送去foundry厂流片。  详情 回复 发表于 2011-12-18 22:35
点赞 关注
 

回复
举报

2734

帖子

0

TA的资源

裸片初长成(初级)

沙发
 
数字 IC设计过程中,EDA工具扮演了很重要的角色。IC设计向来就是EDA工具和人脑的结合。随着IC不断向高集成度、高速度、低功耗、高性能发展,没有高可靠性的计算机辅助设计手段,完成设计是不可能的。
数字IC开发流程及EDA工具大致对应如下,也欢迎网友补充:
0、系统需求分析,Spec制定。
1.设计输入(design input)
用vhdl或者是verilog语言来完成逻辑功能描述,生成hdl代码

语言输入工具:SUMMIT   VISUALHDL
            MENTOR   RENIOR
图形输入:    composer(cadence);
            viewlogic (viewdraw)
2.功能仿真(functional simulation)
将hdl代码进行先前逻辑仿真,验证功能描述是否正确

数字电路仿真工具:
    Verolog:  CADENCE     Verolig-XL
               SYNOPSYS    VCS
               MENTOR      Modle-sim
     VHDL :    CADENCE     NC-vhdl
               SYNOPSYS    VSS
               MENTOR      Modle-sim

3.逻辑综合(synthesis tools)
逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿

真中所没有考虑的门延迟(gates delay)反标到生成的门级网表中,返回电路仿真阶段

进行再仿真。最终仿真结果生成的网表称为物理网表。

综合工具:CADENCE   Builtgates    Envisia Ambit
          SYNOPSYS  Design Compile  Behavial Compiler

4.静态时序分析(static timming analyze):
  Synopsys   Prime Time  
  Power analysis   WattSmith


5.layout生成和自动布局布线(auto plane&route)
将网表生成具体的电路版图

layout工具:CADENCE  Dracula, Diva            

6.物理验证(physical validate)和参数提取(LVS)
ASIC设计中最有名、功能最强大的是cadence的DRECULA,可以一次完成版图从DRC(

设计规则检查),ERC(电气特性检查)到LVS(寄生参数提取)的工序
工具: CADENCE:   DRECULA
      AVANTI :   STAR-RC
  
在验证过程中出现的时序收敛,功耗,面积问题,应返回前端的代码输入进行重新修

改,再仿真,再综合,再验证,一般都要反复好几次才能最后送去foundry厂流片。
此帖出自FPGA/CPLD论坛
个人签名我爱电子!
 
 

回复

275

帖子

0

TA的资源

纯净的硅(初级)

板凳
 
你说这些有什么用啊 又不是要你来上科普啊  说的急需要的东西啊
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表