4074|1

6

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

关于硬件中断与系统OSTickISR关联的问题 [复制链接]

在S3C2440中运行ucos,当硬件定时器中断后,是怎么让跳到汇编代码OSTickISR的?换句话说:硬件定时器的中断向量地址是怎么与汇编中的OSTickISR关联的?

我刚接触ARM和系统,不懂,请各位达人多多指教.。

最新回复

OSTickISR本身就是ARM架构的一个中断啊。在ARM的用用手册上会有描述。请先对ARM的架构进行了解后在学习UCOS。建议你针对一种特定型号的芯片,例如你上面提到的S3C2440进行系统了解  详情 回复 发表于 2011-10-12 16:43
点赞 关注

回复
举报

463

帖子

0

TA的资源

纯净的硅(中级)

沙发
 

回复 楼主 loveARM 的帖子

OSTickISR本身就是ARM架构的一个中断啊。在ARM的用用手册上会有描述。请先对ARM的架构进行了解后在学习UCOS。建议你针对一种特定型号的芯片,例如你上面提到的S3C2440进行系统了解
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表