9048|5

75

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

请推荐时钟分配芯片? [复制链接]

不知道该发哪个版,就发这里了。

能将一个时钟复制成多路然后分配给其他需要时钟的芯片。
此帖出自模拟电子论坛

最新回复

1、28MHz不算高,找到的时钟分配芯片几乎都能满足。2、市场没调查过,Digi-Key里有卖。3、Cypress也有一些牛片,如CY29942可输出达18位:http://www.cypress.com/?docID=24195 4、没烟酒过做时钟分配FPGA和专用芯片孰好孰差,不过相信专用芯片应该更好,要不人家白“专业”了。可以注意到专用芯片的数据手册一开头就介绍输出间的skew是ps级的,FPGA恐难做到吧。  详情 回复 发表于 2011-5-20 21:04
点赞 关注

回复
举报

1万

帖子

141

TA的资源

版主

沙发
 
这里不存在什么“复制”,应该称为“缓冲”,用门电路即可,可以将多个门的输入并联,输出接到你需要的地方。
此帖出自模拟电子论坛
 
 

回复

75

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
如果用FPGA或者CPLD搭门电路做buffer,我不知道对相位噪声的恶化会怎样?如果专用的时钟buffer芯片不知道是不是更好。

我需要用输出的时钟给射频芯片,射频芯片里有PLL,我担心射频芯片对相位噪声敏感。
此帖出自模拟电子论坛
 
 
 
 

回复

3138

帖子

0

TA的资源

裸片初长成(初级)

4
 

这类专用芯片不少,如
●CDCLVC1111:查看详情

 

看你需要用在多高的频率上,什么电平,1:几输出,单端还是差分?

此帖出自模拟电子论坛
 
 
 
 

回复

75

帖子

0

TA的资源

一粒金砂(中级)

5
 
多谢楼上。
28M,CMOS,11个输出,单端输出。
●CDCLVC1111可以达到要求,还有哪些常用的呢,市场上比较容易买到的。
再问一下,用Clock Buffer比用FPGA实现相位噪声更小?

[ 本帖最后由 dsp_comm 于 2011-5-20 20:02 编辑 ]
此帖出自模拟电子论坛
 
 
 
 

回复

3138

帖子

0

TA的资源

裸片初长成(初级)

6
 

要么CDCLVC1110,要么CDCLVC1112,没有11位的。

1、28MHz不算高,找到的时钟分配芯片几乎都能满足。
2、市场没调查过,Digi-Key里有卖。
3、Cypress也有一些牛片,如CY29942可输出达18位:http://www.cypress.com/?docID=24195

4、没烟酒过做时钟分配FPGA和专用芯片孰好孰差,不过相信专用芯片应该更好,要不人家白“专业”了。可以注意到专用芯片的数据手册一开头就介绍输出间的skew是ps级的,FPGA恐难做到吧。

此帖出自模拟电子论坛
 
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表