20053|8

64

帖子

0

TA的资源

纯净的硅(中级)

楼主
 

Cadence工具简介 [复制链接]

1,逻辑设计与验证 工具
* 逻辑仿真工具: Cadence NC-Verilog, Verilog-XL, NCSim,
Simvision Waveform Viewer
* 综合工具: Cadence BuildGates
* 形式验证工具: VerplexLEC

2.综合布局布线 工具
SoC Encounter—可应用于如90nm及其以下的SOC设计;
△ SE-PKS—可应用于如复杂时序收敛的IC设计;
△ Fire & Ice QX and SignalStorm—可应用于3维电阻电容参数提取及延时计算;
△ VoltageStorm—可应用于功耗分析;
△ CeltIC—可应用于信号完整性分析。
3 system level design工具
综合(Hardware Design System 2000)
算法验证(SPW)
△ 结构设计工具(SystemC-based simulators, CoWare, etc)
△ 硬件/软件混合设计工具(Verification Platform, Seamless, etc)
△ 模拟/混合信号工具(AMS, Agilent ADS, etc)

4,CIC(layout & custom layout) 全定制集成电路布局设计工具
△ Virtuoso Layout Editor
△ Assura (Layout verification)
5,AMS (analog mixed signal, RF analysis and design)模拟集成电路设计工具
。AnalogDesignEnvironment
。MixedSignal Design Environment
。Analog Modeling with Verilog-A
。Spectre Circuit Simulator
6,HS-PSD(high speed PCB system design) 高速系统和板极设计 工具
o Concept HDL Front-to-Back Design Flow – 原理图输入工具
o PCB Librarian – 器件建库工具
o Allegro PCB Layout System – PCB板布局布线工具
o Specctra AutoRoute Basics – 基本自动布线器
o Advanced Specctra Autorouting Techniques – 高级自动布线器
o SpecctraQuest Foundations – 信号完整性仿真工具
o Advanced SpecctraQuest Techniques – 高级信号仿真工具


 *VerilogHDL 仿真工具 Verilog-XL

*电路设 计工具 Composer
电 路 模 拟工具 Analog Artist

*版图设计工具 Virtuoso Layout Editor
版图验 证工具 Dracula 和 Diva

*自 动布局布线工具 Preview 和 Silicon Ensemble 


form:Mr Bond coms-chip expert
设计任务 EDA工具

功能仿真和测试 a. Cadence, NC_sim
b. Mentor ModelSim (调试性能比较突出)
c. Synopsys VCS/VSS
d. Novas Debussy (仅用于调试)

逻辑综合 a. Synopsys, DC
b. Cadence, BuildGates
c. Mentor, Leonardo

DFT a. Mentor, DFTAdvisor
b. Mentor, Fastscan
c. Mentor, TestKompress
d. Mentor, DFTInsight
e. Mentor, MBISTArchitect
f. Mentor, LBISTArchitect
g. Mentor, BSDArchitect
h. Mentor, Flextest
i. Synopsys, DFT Complier
j. Synopsys, Tetra MAX
k. Synopsys, BSD Complier

布局,时钟树综合和自动布线
a. Cadence, Design Planner
b. Cadence, CT-Gen
c. Cadence, PKS
d. Cadence, Silicon Ensemble
e. Synopsys, Chip Architect
f. Synopsys, Floorplan Manager
g. Synopsys, Physical Complier & Apollo
h. Synopsys, FlexRoute

网表提取及RC参数提取物理验证
a. Mentor, xCalibre
b. Cadence, Assure RCX
c. Synopsys, Star-RCXT
d. Mentor, Calibre
e. Synopsys, Hercule
f. Cadence, Assure

延时计算与静态时序分析
a. Synopsys, Prime Time
b. Cadence, Pearl
c. Mentor, SST Velocity

形式验证 a. Mentor, FormalPro
b. Synopsys, Formality
c. Cadence, FormalCheck

功能优化与分析 a. Synopsys, Power Compiler
b. Synopsys, PowerMill-ACE

HDLQA a. TransEDA, Verification Navigator
b. Synopsys, LEDA

FPGA开发 a. Mentor, FPGAdvantage
b. XILINX, ISE
c. Altera, QuartusII

SoC开发 a. Mentor, Seamless CVE
b. Cadence, SPW
c. Synopsys, Co-Centric

版图设计工具 a. Cadence, Virtuoso
b. Mentor, IC-Station
c. 思源科技, Laker

电路级仿真 a. Mentor, ELDO
b. Mentor, ADMS
c. Cadence, Spectre, Spectre RF
d. Cadence, AMS
e. Synopsys, Star-Hspice


以下只是个人和本公司的评价,不一定十分全面,仅供参考。

Synopsys:
优点:
在完成设计所花费的时间、代价和质量上比较平衡,不是最好,但绝对不坏。
拥有一些久经考验无人可比的软件。
缺点:
Physical-Compiler和Astro的整合上不够好,毕竟它是由一个前端设计EDA公司通过并购Avanti扩展到后端来的。

Cadence:
优点:拥有一批非常优秀的EDA软件,如:RTL Compiler, Encounter, Nano route, CeltIc等(只限于单独使用)。
缺点:
虽然是老牌后端设计公司,可是现在的支柱产品都是最近几年买来的,自己以前的东西剩下的不多了。上述产品的整合是个大问题。现在的产品不擅长于复杂时序的收敛。

Magma:
优点:最近5年异军突起的一家EDA公司,拥有一套自己独特的算法和漂亮好用的GUI,在复杂时序的收敛上异常优异。
缺点:附带产品不够全面,价钱高

之所以提Magma是因为我们总的评分是
(1)Mgama
(2)Synopsys
(3)Cadence

我们的作法是取各个公司最好的部分,自己整合出一套后端设计平台。
比如: Synopsys Design-Compiler, DFT-Compiler, PrimeTime + Magma BlastFusion (Place&route) + Cadence QX, LEC, CeltIc + Mentor Calibre
 
 

 

此帖出自FPGA/CPLD论坛

最新回复

感谢楼主!好东西  详情 回复 发表于 2010-7-18 20:55
点赞 关注
 

回复
举报

1

帖子

0

TA的资源

一粒金砂(初级)

沙发
 

Re: Cadence工具简介

好帖
此帖出自FPGA/CPLD论坛
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

板凳
 

Re: Cadence工具简介

不知道版主在什么地方找的垃圾
此帖出自FPGA/CPLD论坛
 
 
 

回复

30

帖子

0

TA的资源

一粒金砂(初级)

4
 

Re: Cadence工具简介

恩,相当不错,谢谢
此帖出自FPGA/CPLD论坛
 
 
 

回复

4

帖子

0

TA的资源

一粒金砂(初级)

5
 

Re: Cadence工具简介

MTK方案是近两年手机行业的一个现象。 由于MTK方案的特点是平台稳定、完善、开发周期短,使MTK芯片和软件方案成为近两年中国手机市场的一个奇迹。据统计数据显示,MTK以40%的市场份额,在2006年国内手机芯片平台市场中列第1位,2006年MTK芯片出货量接近5500万套,甚至超出了诺基亚在中国的手机销量,堪称奇迹! 虽然使用MTK平台的手机设计和生产企业数量不断增加,但是真正得到联发科技技术支持的企业并不多,特别是软件方面,资料以及开发工具很难得到,而且软件开发更是靠工程师自己摸索。为了国内企业培养更多手机开发人才,清华大学信息科学技术学院在联发科技(MTK)、北京兰亭科技公司的支持下,特此举办MTK芯片手机软件开发培训。 此次培训将以国内某知名手机设计企业开发的一款MT6205平台彩屏手机为讲授案例,由浅入深地讲授MTK手机的开发工具、开发流程以及开发技巧,并且提供大量翔实有价值的开发资料以及工程代码,这种深度的培训在国内至今没有先例,讲师均来自于有MTK手机开发经验的业内资深研发工程师,保证学员每人一机,可以亲手体验MTK手机的软件开发全过程。详情请见招生简章。http://www.lanedu.com/Download/zhaoshengjianzhang3.doc 如果您在手机设计公司工作,计划使用MTK平台,那么参加我们的培训会让您更快更轻松地上手; 如果您在手机设计公司工作,还没有计划使用MTK平台,那么参加我们的培训会让您了解目前最火爆的手机方案平台的开发过程以及优缺点,为您今后的开发提供参考; 如果您在手机相关企业比如SP企业工作,那么了解如何将您的应用内置到市场上份额最大的MTK手机中,无疑可以让您的业务突飞猛进; 如果您计划进入报酬优厚的手机设计行业,成为手机设计软件工程师,那么参加我们的培训可以让你用最短的时间掌握目前市场份额最大的手机开发平台软件设计技术。而且,所有参加培训并且测试合格的学员,我们负责推荐到手机设计相关企业工作。 上课地点在清华大学内,周末教学,共120学时,培训费(含资料,实验费)6600元,学习完成颁发清华大学信息技术学院培训证书,外地学员负责安排食宿。每期仅24个名额。第一期将于2007年1月28日开班,第二期2007年3月4日开班,还有少量名额,报名从速。 主办单位:清华大学信息技术学院 协办单位:北京兰亭科技公司 报名电话:62789019,51288402 email: tsinghuathss@sina.com,qjd2@tsinghua.edu.cn 联系人:杜老师 www.tsinghuathss.net
此帖出自FPGA/CPLD论坛
 
 
 

回复

1284

帖子

0

TA的资源

五彩晶圆(中级)

6
 

Re: Cadence工具简介

Spectre...能提供个给我就万谢
此帖出自FPGA/CPLD论坛
个人签名呼呼...在校应届大四学生,代做电子类毕业设计(测量类、仪器类、控制类、无线通信类、电子产品类、界面设计类、纯论文类等等,一一俱全)。涉及各种单片机软硬件设计、电路模拟分析、FPGA、CPLD、ARM7/ARM9、LINUX、VB/VC++/QT界面等等。包过。。。欢迎咨询。Tel:13957160506。QQ:273437087
 
 
 

回复

5

帖子

0

TA的资源

一粒金砂(初级)

7
 

Re: Cadence工具简介

鏌ョ湅鏈笘鍏ㄩ儴璁ㄨ锛岃鐧诲綍鎴栬€�娉ㄥ唽
此帖出自FPGA/CPLD论坛
 
 
 

回复

6

帖子

0

TA的资源

一粒金砂(初级)

8
 

Re: Cadence工具简介

鏌ョ湅鏈笘鍏ㄩ儴璁ㄨ锛岃鐧诲綍鎴栬€�娉ㄥ唽
此帖出自FPGA/CPLD论坛
 
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

9
 
鏌ョ湅鏈笘鍏ㄩ儴璁ㄨ锛岃鐧诲綍鎴栬€�娉ㄥ唽
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条
【有奖直播】2025是德科技数字月-数字新品来助阵
直播时间:3月19日(周三)14:00
直播奖励:小米口红充电宝、倍思充电线、是德科技十周年鼠标垫

查看 »

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表