8036|0

1

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

DSP (数字信号处理) 技术: sysDSP [复制链接]

DSP应用方式持续扩展

随着视频和静态图像使用的增长以及软件无线电(SDR)等可重复配置系统的需求增长,数字信号处理(DSP)的应用持续扩展。许多应用将重要的DSP处理与成本因素结合在一起,产生了对高性能、低成本DSP解决方案的需求。

FPGA及通用DSP解决方案

传统上,设计者采用通用DSP处理器来实现DSP功能。通用DSP芯片将这些功能的高效实现与一个通用微处理器结合在一起。典型的时钟频率从数十兆赫兹到1GHz。其性能,以每秒百万次乘法累加来衡量,典型的范围是10至4000。需要更高性能的功能不得不被分成多个DSP引擎。这些芯片的价格范围从低端性能的几美元到高端的数百美元。

面向DSP的FPGA提供了在一个芯片中并行实现众多功能的能力。通用的布线、逻辑和存储器资源被用来连结功能、实现额外的功能和序列,并可按需存储数据。一些基本的器件只提供乘法器,要求用户使用逻辑来构造所有其它功能。

器件 时钟频率 乘法器数 MMAC/s 每1000的成本 每1000MMAC/s的成本
TI DSP 1GHz 4 4000 $256 $0.064
TI DSP 300MHz 4 1200 $40 $0.033
ECP-DSP20 250MHz 28 7000 $59 $0.008

更高级的器件提供加法、减法和累加器功能作为它们DSP模块套件的一部分。FPGA通常具有数十个乘法器单元并能在数百兆的时钟频率下工作。例如,LatticeECP-DSP 20 FPGA拥有28 18x18个乘法器,能够以250MHz的频率工作,性能高达7,000 MMAC/秒。上面的表格将FPGA和通用方法作了对比。

LatticeECP-DSP FPGA解决方案

ECP DSP FPGA diagram LatticeECP-DSP FPGA器件由低成本的FPGA结构外加四至十个sysDSP块组成。LatticeECP-DSP FPGA系列中的sysDSP块支持四种功能单元,并有三种数据宽度:9,18和36。每个sysDSP块中的资源可以被配置成下列四种单元:

  • MULT
  • MAC
  • MULTADD
  • MULTADDSUM

每个块中可用的单元数目取决于所选的三种宽度:x9, x18及x36。 许多这样的单元经互连以实现高性能的并行DSP。

LatticeECP-DSP performance leadership

点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表