5432|3

569

帖子

0

TA的资源

一粒金砂(高级)

楼主
 

Quartus II 错误 [复制链接]

报错内容:
Error: Clock input port inclk[0] of PLL "<name>" must be driven by a non-inverted input pin or another PLL, optionally through a Clock Control block。
此帖出自FPGA/CPLD论坛

最新回复

用Quartus里面的Help,它会告诉你如何排除这个Error  详情 回复 发表于 2010-10-18 15:53
点赞 关注
 

回复
举报

6892

帖子

0

TA的资源

五彩晶圆(高级)

沙发
 

错误原因:

 

      PLL的输入管脚被另外一个输入管脚连接,输入驱动输入了,所以报错了!!!!!!!!!!

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 

回复

531

帖子

0

TA的资源

一粒金砂(高级)

板凳
 
有一个输出脚没连接
此帖出自FPGA/CPLD论坛
 
 
 

回复

115

帖子

0

TA的资源

一粒金砂(中级)

4
 

回复 楼主 eeleader-mcu 的帖子

用Quartus里面的Help,它会告诉你如何排除这个Error
此帖出自FPGA/CPLD论坛
个人签名心寂寂,念休休,沉沙无意却成洲,一生治学当如此,只计耕耘莫问收。
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表