3407|0

569

帖子

0

TA的资源

一粒金砂(高级)

楼主
 

请教一个关于synplify综合约束的问题? [复制链接]

XD我正在利用FPGA做设计的验证,用到synplify primer进行设计的综合(初次使用),现发现这样一个问题,请大家帮着分析一下:
      我的设计中有两个时钟,flash工作在低频10M(不变),系统控制逻辑的频率可选,分别为30M, 20M,10M(通过配置寄存器来进行选择)。而系统外部输入的时钟CLK_IN为30M,另外两种频率的时钟由30M的时钟分频得到的 CLK_DIV1_5,CLK_DIV3,三种时钟经选择之后产生的时钟名为clk_cpu。因为是在FPGA上验证,估计速度会比较慢,因此我只想验证两个时钟都是10M的情况。在约束文件中设置CLK_IN的频率为30M,对clk_cpu加入约束10M(希望可以实现DC中的set_case_analyse的效果)。但综合结果报出的SLACK是根据clk_cpu工作在30M的时钟频率下的路径延时。看情况是我对clk_cpu所作的10M约束没起作用啊,请有经验的大侠们帮着指点下,先谢啦
此帖出自FPGA/CPLD论坛
点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表