5132|1

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

异步reset在同步化之前的约束? [复制链接]

一个异步reset信号从resetn_pad输入到一个rstgen模块进行同步化,输出为rstout,
rstout为sys_clk的同步信号.

但是同步之前的异步reset信号fanout到rstgen模块里面6个DFF的异步RN端,
resetn_pad fanout_marker---------:
rst0/r_reg[4]/RN sys_clk   
rst0/r_reg[2]/RN sys_clk   
rst0/r_reg[0]/RN sys_clk
rst0/rstoutl_reg/RN sys_clk   
rst0/r_reg[3]/RN sys_clk
rst0/r_reg[1]/RN sys_clk

请问这个异步的reset信号怎么约束啊?
其实如果reset信号如果是完全异步的话,这6个DFF/RN上的removal/recovery肯定是不能满足的?


Warning: There are 2 ports with no clock-relative input delay specified.
Since the variable 'timing_input_port_default_clock' is 'true',
a default input port clock will be assumed for these ports.

Ports
------------------------------------------------------------
pci_rst
resetn_pad
此帖出自FPGA/CPLD论坛

最新回复

对,这种情况下,1)要么,输入的clock和reset信号之间不重叠,就是说reset时,没有clock2)要么,有重叠,但是你不在乎,在后面的reset同步逻辑里你已经处理好了满足以上条件之一,你可以set_false_path -from reset -to (那6个DFF/RN)不然,就要重新设计这部分逻辑  详情 回复 发表于 2010-8-2 10:19
点赞 关注
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 

回复
举报

569

帖子

0

TA的资源

一粒金砂(高级)

沙发
 
对,这种情况下,
1)要么,输入的clock和reset信号之间不重叠,就是说reset时,没有clock
2)要么,有重叠,但是你不在乎,在后面的reset同步逻辑里你已经处理好了
满足以上条件之一,你可以set_false_path -from reset -to (那6个DFF/RN)

不然,就要重新设计这部分逻辑
此帖出自FPGA/CPLD论坛
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表