开箱测评
新接手到MYD-J1028X评估板非常高兴,感谢电子世界论坛和米尔科技提供的这么好的试用机会。
个人首先是梳理开发流程(开发思路),认真了解评估板的技术手册,代码后进行的开发。
评估板产品包装当中包含了一个快速入门的小册子,中文英语两种语言描述。
手册内简单介绍了评估板接口,BOOT拨码选择,调试串口线,DP连接显示器,调试串口通讯频率以及产品资料连接。http://d.myirtech.com/MYD-J1028X/
MYD-J1028X 的 ATF,rcw,uboot, kernel 和文件系统以及应用程序各个部分的源码都完 全开放,用户除了可以从光盘镜像中获取之后,还可以通过代码托管平台获取实时更新的 版本,各部分代码信息如下:
- ATF:
版本:V1.5 URL:https://github.com/MYiR-Dev/myir-ls-atf.git
分支:LSDK_atf
- RCW:
版本:V1.0 URL:https://github.com/MYiR-Dev/myir-ls-rcw.git
分支:LSDK_rcw
- U-boot:
版本:V2020.04 URL:https://github.com/MYiR-Dev/myir-ls-uboot.git
分支:LSDK_uboot
- Linux Kernel:
版本:V5.4.47 URL:https://github.com/MYiR-Dev/myir-ls-linux.git
分支:linux-5.4.47
- LSDK:
MYIR-MYD-J1028X-SW-RN-ZH-L5.4.47
- 12 -
版本:V20.12 URL:https://github.com/MYiR-Dev/myir-ls-lsdk.git
分支:LSDK2012
为了方便用户进行内核的移植,下面将内核驱动各个模块的源码路径整理如下:
4.1、电源保护电路设计,提供了两种设计保护的设计方案。对我个人来说还是认为非常有学习价值的。
4.2、在此硬件电路设计指南当中,每一个模块单元都有推荐电路,并提供了布线建议。在硬件电路设计当中会出现很多奇怪的问题,有这样的建议,确实是在实际电路布局走线有了明确的规则要求,减少没必要的问题出现。
4.3、在工业级电路设计当中强电较多,隔离便显得尤为重要。此电路是非常典型的信号隔离电路,在工作中部分同事在信号隔离上也有使用错误的情况出现,算是特别提醒下大家吧。
4.4、DP接口电路设计,电路设计非常简单,因为LS1028A 集成 eDP PHY 控制器,该显示 PHY 控制器提供多协议支持的标准,如支 持 DisplayPort 1.3 和 eDP 1.4。视频分辨率高达 4K@60fps。
4.5、LS1028A 原生支持 1 路 RGMII 接口,此外 LS1028A 提供的 SerDes 串行接口可以 配置为 SGMII 或 QSGMII 以扩展网络接口。MYC-J1028X 有引出这些信号,最多可以配 置为 6 路以太网,其中 SGMII / QSGMII 的以太网控制器支持 TSN 功能。
|