7684|0

846

帖子

1

TA的资源

五彩晶圆(高级)

楼主
 

用 FPGA 实现星载 SAR 实时成像处理器的 [复制链接]

摘 要:根据星载 SAR 成像算法的原理,提出了一种用 FPGA 实现该成像处理器的有效方法。该处理器的体系结构由算法直接映射而来,
同时根据算法内在的时间关系将流水处理和并行处理相结合,从而极大地减少了处理时间。根据算法各运算对数据的精度要求不同,将浮
点运算和定点运算结合在一块,既满足了成像的精度要求又节省了硬件开销。该系统工作在 100MHz 时,33s 左右能完成 16k*16k 星载样
本点的成像,并对加拿大 Radarsat 的雷达原始信号进行成像处理,成像质量能达到要求。

4283.rar

1.14 MB, 下载次数: 33

此帖出自FPGA/CPLD论坛
点赞 关注
个人签名生活就是一场真人秀!
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表