今天在参考sipeed的tang nano 9k画PCB,因为最近觉得立创EDA比较方便,以前也用它导出过一些封装到AD里使用,适合我这种懒人。正好这次的板子也不是很复杂,就想着用立创EDA练练手,下载了离线板的立创EDA,新建工程,放上gw1nr-lv9qn88p的主芯片,然后画时钟输入时发现和tang nano 9k的原理图对不上。
tang nano 9k外部时钟是连接到52脚,对应的是GCLKT_3,但是立创EDA里边的却是GCLKC_3,差了引脚“一位”。
仔细对比发现 47脚是对的,都是IOB43B。48脚开始实际应该是IOR24B,立创EDA里边是IOR5A,对照GW1NR-9器件Pinout手册,IOR5A对应的应该是63脚。
基本上从48脚开始全部是错的。奇怪的是这并不是那种所有网络都往后退一个引脚的错误,立创EDA里的58脚是VCCO2,实际是VCCO1,好像又找不到什么规律。
我以前就考虑用一些免费的工具,之前装过KiCad,因为操作不是很习惯,又没什么动力去学就放弃了。这次用立创EDA因为可以直接使用在线的PCB库,省去画封装验证的步骤,就想试一试,没想到刚装好软件不到20分钟就……。
不过封装画错还是很正常的事,我在TI下载的BXL文件也遇到过错误,记得当时反馈给TI后收到的邮件是他们不对提供的封装承担任何责任,虽然我只是告诉他们封装画错了,而且很长一段时间这个错误的封装一直都没有修改。
这次我尝试在在封装上点了右键发现有一个报告错误的选项,这点就非常好。点击后会弹出一个窗口让输入错误信息后提交,我已经把这个问题反馈过去了,看一下立创EDA那边会有什么样的回复。
不管怎么说,我都觉得立创EDA是一个非常不错的工具,设计-打样-钢网-买件-贴片一条龙服务省食非常方便,最后也希望国产EDA软件越做越好。
|