3733|2

59

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

关于DS1302双向IO口读取数据的问题 [复制链接]

  最近我编写了一段Verilog程序,打算用FPGA读取DS1302芯片的时间数据,程序编译通过。但是我在Quartus II 中的波形仿真文件中没有观察到从DS1302的口中读取数据。只能向这个口上写数据。(这里用的是功能仿真)我把程序下载到开发板中,数码管只能显示出FF这个样的数据。请问下是为什么?
  其中可以确定的是我的时序问题肯定没有错误。。。
  我想问下这个程序设计中还有什么因素会影响时间数据的读取?
   谢谢了

最新回复

波形我是在quartus ii 的功能仿真中观测出的,所以说时序没有错误.  我在CE与SCLK这两个信号置位与复位时都加了延迟...    详情 回复 发表于 2010-6-12 10:03
点赞 关注

回复
举报

66

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
我不知道楼主用什么来确定你的时序没问题,你用示波器看了吗?假如你的时序发生没有错误,也应该考虑到时序的一些延时问题,这个才是最重要的,也就是建立、保持时间等。

就两方面因素,一,时序,二,初始化。
 
 

回复

77

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
波形我是在quartus ii 的功能仿真中观测出的,所以说时序没有错误.
 我在CE与SCLK这两个信号置位与复位时都加了延迟...
 
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表