2138|0

3836

帖子

19

TA的资源

纯净的硅(中级)

楼主
 

什么是过冲?如何解决高速电路信号过冲 [复制链接]

1,什么是过冲?

  当较快的信号沿驱动一段较长的走线, 而走线拓扑上又没有有效的匹配时, 往往会产生过冲。过冲带来的问题主要是“1”电平高于接收端器件的输入电压值(VIHmax),或“0”电平低于接收端器件的输入最小电压值(VILmin),这样可能给器件带来潜在的累积性伤害,缩短其工作寿命,从而影响产品的长期稳定性 。

  2,解决过冲的一般方法是匹配,或叫端接( Termination)。匹配的中心思想是消灭信号路径端点的阻抗突变,归纳一下,无非可以总结为

  两种形式:源端的串行匹配(如下图的PCB所示),用于消灭二次反射,以及终端的并行匹配,用于消灭反射。不是每种匹配方式都适用于任何场合,例如, 50ohm 并行匹配一般不用于 LVTTL/LVCMOS 等电平逻辑,因为电阻上消耗的功耗大得难以接受;除了匹配之外,还有另外一种改善过冲的行之有效的方法,那就是令驱动端的信号沿变缓,使得原先的高速信号变得不那么“高速”。使信号沿变缓的最常用的手法,就是降低驱动器的驱动电流。这种手法在FPGA/CPLD设计中尤为常用。

  3,振铃:过冲往往伴随有振铃,或者说,过冲是振铃的一部分。振铃产生的次峰值电压,就是过冲。之所以要将二者区分来讲,是因为振铃的危害除了过冲外,还有其产生的电压波动可能多次跨越逻辑电平的阈值电压,使得接收端产生误判,对于CMOS器件来说,振铃过程中还可能使得上、下MOS管同时导通的时间延长,急剧地增加功耗,影响器件寿命。既然振铃和过冲的产生机理一致,对它的处理方式也就和处理过冲无异,这里仅作简要的理论阐述。

点赞 关注

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表