2126|4

19

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

高速DAC [复制链接]

1芯积分

高速DAC输出速率为10Gsps,数据线有8对差分线,画PCB时,差分对做等长,为什么不要求对与对做等长线???

此帖出自PCB设计论坛

最新回复

一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各子系统看作是相互独立的目标),显然线对间的等长并无意义。如果是非独立的,是某一完整数据传输链路的组成部分,显然要求等长。楼主问题涉及的是DAC,但并未提供具体信息,所以还不好说。   详情 回复 发表于 2019-11-26 16:48
点赞 关注
 

回复
举报

1204

帖子

1

TA的资源

纯净的硅(初级)

沙发
 

要的吧,为什么不要呢

此帖出自PCB设计论坛
 
 

回复

2万

帖子

340

TA的资源

版主

板凳
 

谁不要求,问他为什么

此帖出自PCB设计论坛
 
 
 

回复

1万

帖子

141

TA的资源

版主

4
 

一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各子系统看作是相互独立的目标),显然线对间的等长并无意义。如果是非独立的,是某一完整数据传输链路的组成部分,显然要求等长。楼主问题涉及的是DAC,但并未提供具体信息,所以还不好说。

此帖出自PCB设计论坛
个人签名上传了一些书籍资料,也许有你想要的:https://download.eeworld.com.cn/user/chunyang
 
 
 

回复

19

帖子

0

TA的资源

一粒金砂(中级)

5
 
chunyang 发表于 2019-11-26 16:48 一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各 ...

是FPGA端输出到DAC芯片的数据线;GTX串行数据线协议是单个lane单独传输数据,和普通LVDS差分不一样,普通的LVDS数据是多组线传输一个采样点数据,所以和随路时钟要严格等长,GTX的工作原理,单个lane传输和多个lane传输均是串行把数据收过来再组帧,所以gtx这种高速接口是不用做等长的,而且一般的超高速线不宜绕线。

此帖出自PCB设计论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表