登录注册
论坛
一粒金砂(中级)
19
0
高速DAC输出速率为10Gsps,数据线有8对差分线,画PCB时,差分对做等长,为什么不要求对与对做等长线???
我来回答
扫一扫,分享给好友
纯净的硅(初级)
1204
1
要的吧,为什么不要呢
版主
2万
340
谁不要求,问他为什么
1万
141
一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各子系统看作是相互独立的目标),显然线对间的等长并无意义。如果是非独立的,是某一完整数据传输链路的组成部分,显然要求等长。楼主问题涉及的是DAC,但并未提供具体信息,所以还不好说。
chunyang 发表于 2019-11-26 16:48 一般来说,如果这些数据线对之间是相互独立的,即输出至不同的目标器件(单片具有多个独立功能子系统的,各 ...
是FPGA端输出到DAC芯片的数据线;GTX串行数据线协议是单个lane单独传输数据,和普通LVDS差分不一样,普通的LVDS数据是多组线传输一个采样点数据,所以和随路时钟要严格等长,GTX的工作原理,单个lane传输和多个lane传输均是串行把数据收过来再组帧,所以gtx这种高速接口是不用做等长的,而且一般的超高速线不宜绕线。
发表回复 回帖后跳转到最后一页
论坛威望大于30000或网友提名:坛子里公认的技术导师
EEWorld Datasheet 技术支持
查看 »