11.有一些ADC集成有抗混叠滤波器,请问有什么好处?
一般抗混叠滤波器指的是ADC前端的滤波器,而sigma-delta ADC内部会集成一些陷波器,来实现工频50Hz和60Hz陷波,总的好处就是ADC有更好的抗噪声性能。
12.请问怎样才能降低相邻通道相互间的干扰?
在布局布线时可以考虑在相邻通道间加地屏蔽。
13.想设计高精度校准仪表,如直流电压输出(毫伏级),能不能推荐几款芯片?请问怎样消除伴随的量化噪声?如何保证ADC的精度,AD转换的满量程即是电源电压,对于单电源供电,零点的确定和量程都与电源电压有关,如果电源电压波动势必导致转换的误差,电路中如何解决,特别对小信号的采集.请问什么是DAC的输出静态误差?怎样提高数模转换器中电阻或者电流源单元的匹配程度?在给ADC供电时,数字地与模拟地之间是否需要串接小电感?
1)ADI的运放,仪放产品种类很多,最好把详细的指标要求列出来,这样比较容易找。
2)ADC的量化噪声是固有的,没办法消除。
3)ADC的电源对测量精度有直接的影响。所以要选择高精度低噪声的电源信号,且在布线的时候也要注意避免干扰。
4)一般手册里会分别给出zero error,gain error等等,不知道具体问的是哪一个,或者可以举一个具体型号的例子。
5)这应该是DAC内部结构的问题,一般来讲,我们不关心内部电阻或电流源的绝对值,只关心它们之间的比例,现在的工艺可以很好地保证这个。
6)一般来讲,用0欧姆电阻连接就可以了。
14.ADC的内部增益越大,其产生的噪声也越大,专家能说说两者之间的原理是什么?
ADC内部的PGA增益越大,本身PGA的噪声会增加,另外ADC输入噪声被放大的越多。所以ADC内部增益越大,分辨率越小。
15.电源纹波对转换精度的影响?
如果ADC有PSRR这个指标,可以使用这个指标去算电源纹波对ADC的影响。如果没有,一般基准源都有这个指标,你可以使用基准源的PSRR去算对ADC采样的影响。
16.数据转换器在布线长度、通信串扰和匹配电阻等方面是如何设计的?
高速ADC会考虑这些问题。尤其对于LVDS接口的ADC,尽量保证一对信号的布线等长等距,放置端接电阻。这方面的布局布线最好是参考评估板来做。
17.ADI产品高速数模转换最大速度能达到多少?采样频率大了是不是稳定性会下降?
我们的DAC的最大速度能达到2.5GHZ,它是AD9739电流输出型的,这不会影响到稳定性。
18.ADC的标称的位数很高,但是实际中末尾的几位会被内部噪声而淹没,我在挑选ADC时如何确定内部噪声这个参数?
对于高精度的ADC,一般来讲都会给出一个有效分辨率的参数,也就是器件可以达到不跳码的位数。另外在设计中还有考虑电源,参考电压的噪声,以及ADC前端调理电路引入的噪声。需要把这些噪声控制在ADC的1个LSB之内。
19.评估ADC的时候,因为评估SNR,比较困难,所以我一般会考虑评估在接地时候的跳码程度来比较两种同类ADC的差异,这种评估方法科学吗?有没有更科学的方法?有没有具体的文档?
实际上对于高速ADC来说,应该是加一个高精度的基准信号,而后用ADC采样,再做FFT分析来评估SNR。而对于高精度的ADC来说才是您用的办法
20.如何理解压摆率这个指标?为什么要对电压变化率做限制?
举个简单的例子,如果压摆率不够,那么就是实际的输出跟不上输入信号的变化,这样对信号的处理就会有失真。
|