5145|1

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

Modelsim创建VCD文件方法 [复制链接]

Verilog提供一系列系统任务用于记录信号值变化保存到标准的VCD(Value Change Dump)格式数据库中。大多数波形显示工具支持VCD格式。
系统任务 功能
$dumpfile("file. dump"); 打开一个VCD数据库用于记录
$dumpvars(); 选择要记录的信号
$dumpflush; 将VCD数据保存到磁盘
$dumpoff; 停止记录

$dumpon; 重新开始记录
$dumplimit(); 限制VCD文件的大小(以字节为单位)
$dumpall; 记录所有指定的信号值
VCD数据库是仿真过程中数据信号变化的记录。它只记录用户指定的信号。
用户可以用$dump*系统任务打开一个数据库,保存信号并控制信号的保存。除$dumpvars外,其它任务的作用都比较直观。 $dumpvars将在后面详细描述。
必须首先使用$dumpfile系统任务,并且在一次仿真中只能打开一个VCD数据库。
在仿真前(时间0前)必须先指定要观测的波形,这样才能看到信号完整的变化过程。
仿真时定期的将数据保存到磁盘是一个好的习惯,万一系统出现问题数据也不会全部丢失。
VCD数据库不记录仿真结束时的数据。因此如果希望看到最后一次数据变化后的波形,必须在结束仿真前使用$dumpall。
$dumpvars语法:
$dumpvars[(< levels>, *)];
scope
可以是层次中的信号,实例或模块。
仿真时所有信号必须在同一时间下使用$dumpvars。
就是说可以使用多条$dumpvars语句,但必须从同一时间开始。如:
initial begin
$dumpfile (“verilog. dump”);
$dumpvars (0, testfixture.a);
#1 $dumpvars (0, testfixture.b);
end
要给$dumpvars提供层次(levels)及范围(scope)参数,例如
$dumpvars; // Dump所有层次的信号
$dumpvars (1, top); // Dump top模块中的所有信号
$dumpvars (2, top. u1); // Dump实例top. u1及其下一层的信号
$dumpvars (0, top. u2, top. u1. u13. q); // Dump top.u2及其以下所有信号,以及信号top. u1. u13. q。
$dumpvars (3, top. u2, top. u1); // Dump top. u1和top. u2及其下两层中的所有信号。
用下面的代码可以代替前面test fixture的$monitor命令:
initial


begin
$dumpfile (“verilog. dump”);
$dumpvars (0, testfixture);
此帖出自FPGA/CPLD论坛

最新回复

感谢楼主分享,最近正在学习MODESIM 的高级功能!  详情 回复 发表于 2010-6-7 11:26
点赞 关注
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 

回复
举报

190

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
感谢楼主分享,最近正在学习MODESIM 的高级功能!
此帖出自FPGA/CPLD论坛
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表