2992|3

288

帖子

0

TA的资源

一粒金砂(高级)

楼主
 

建立时间与保持时间 [复制链接]

如图,建立时间和保持时间都是针对的时钟沿,如图所示,时钟沿有一个上升的过程,图中虚线与clk上升沿的交点是什么?幅值的50%?还是低电平(低于2.5V)往高电平(高于2.5V)跳转的那个点?

保持时间_建立时间.png (19.35 KB, 下载次数: 0)

保持时间_建立时间.png
此帖出自FPGA/CPLD论坛

最新回复

与虚线的交点为逻辑1的门限电平,不过不必关心这点,因为该点并非常数,而是跟器件的离散性有关,甚至跟温度有关,只需关心Tsu、Th等手册所载参数即可。  详情 回复 发表于 2018-11-29 22:56
点赞 关注
 

回复
举报

2万

帖子

0

TA的资源

超级版主

沙发
 
脉冲上升沿是从脉冲稳定值的10%达到90%所需要的时间。图中clk建立到输出Q稳定,是输出延迟时间。
此帖出自FPGA/CPLD论坛
 
 

回复

122

帖子

0

TA的资源

版主

板凳
 
我感觉clk的上升时间一般会比较小,一般这个时间可以忽略不计。直接看成一个直上直下的就可以了。另外在做设计的时候,肯定留有的建立和保持的余量会比较大,否则设计可能就会出问题。所以这个上升时间一般就忽略不计了。另外在FPGA中,还可以规定时钟的抖动性。抖动的时间规定了以后,感觉这个上升时间可能就更不重要了吧。这些都是我自己猜的,对不对,不负责任哈哈哈。
此帖出自FPGA/CPLD论坛
 
 
 

回复

1万

帖子

142

TA的资源

版主

4
 
与虚线的交点为逻辑1的门限电平,不过不必关心这点,因为该点并非常数,而是跟器件的离散性有关,甚至跟温度有关,只需关心Tsu、Th等手册所载参数即可。
此帖出自FPGA/CPLD论坛
个人签名上传了一些书籍资料,也许有你想要的:https://download.eeworld.com.cn/user/chunyang
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表