2182|0

3836

帖子

19

TA的资源

纯净的硅(中级)

楼主
 

3.3V与5V单片机通讯电路原理图 [复制链接]

如图:
以左侧的3V3_TX为例:
3V3_TX是高电平的时候,Q1位于饱和区,相当于短路,则R2下边,Q2的输入相当于接地。
Q2输入低电平,位于截止区,相当于断路,则5V_RX相当于被R3拉高,位于高电平。
也就是,5V_RX与3V3同时处于高电平。
3V3_TX是低电平的时候,Q1位于截止区,断路。Q2的输入是高电平,Q2位于饱和区,短路,5V_RX相当于接地,是低电平。


点赞 关注

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表