3543|0

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

FPGA与DSP数据通信问题 [复制链接]

各位大虾:
    请教。
    关于FPGA和DSP的数据通信,通过DSP给片选和地址获取FPGA的数据。
    FPGA定义了16个引脚作为数据线。3个引脚作为地址线,1个引脚做片选,引脚电平均选用LVTTL电平标准。地址和片选定义为输入。数据为输出。19个引脚直接与DSP直接的相连。片选低电平有效,有效期间检测地址,根据地址发送数据到数据线。片选无效期间,不检测地址,数据线给高阻态。
    在调试过程中,片选无效时dsp访问其他外设,但是与fpga相连接的三位地址线会受到干扰,使dsp运行不正常。这种情况时有时无。
    我自己分析,三位地址线在fpga上时做为输入的,不应该会对地址线有置位操作。是否是引脚的设置上有问题?
    请教各位,这是什么原因引起的。
    谢谢!
此帖出自FPGA/CPLD论坛
点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表