3347|4

9

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

为什么要用CPLD或FPGA? [复制链接]

我现在想给DSP外扩一块AD芯片,采样率要求10M左右。看到网上好多人外扩AD的话一般都会用到FPGA或者CPLD。但是我想如果AD是并口的话,那数据口直接和DSP的数据口连接,然后其他的片选,时钟等连接到DSP的IO口不是直接就可以了吗?为什么看到网上好多人用CPLD和FPGA的。

可能我的问题太水了,不过因为是新手,大家多包含。
我在网上查了许多资料,也没有人说为什么要用CPLD或者FPGA的,也没有说什么条件下用这些。所以很迷惑。
望高手指点。
此帖出自FPGA/CPLD论坛

最新回复

具体问题具体分析。要有参照物。  详情 回复 发表于 2012-9-17 21:54
点赞 关注
 

回复
举报

202

帖子

0

TA的资源

一粒金砂(高级)

沙发
 

10M采样,DSP处理数据很累

处理复杂的话来不及,除非你用很高级的DSP,钱也是问题
此帖出自FPGA/CPLD论坛
 
 

回复

9

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
很累?接口通讯什么的有问题吗?处理数据的话也不会很累吧?外扩AD和它只进行数据的传输而已。
此帖出自FPGA/CPLD论坛

点评

你不处理数据那当然不累,假设要40阶FIR,100ns做20次乘40次加(根据对称性)再考虑计算数据的存储访问开销,你看要多快DSP能完成?  详情 回复 发表于 2012-9-9 07:27
 
 
 

回复

202

帖子

0

TA的资源

一粒金砂(高级)

4
 

回复 板凳 mrwoshishei 的帖子

你不处理数据那当然不累,假设要40阶FIR,100ns做20次乘40次加(根据对称性)再考虑计算数据的存储访问开销,你看要多快DSP能完成?
此帖出自FPGA/CPLD论坛
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

5
 
具体问题具体分析。要有参照物。
此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

开源项目 更多>>
    查找数据手册?

    EEWorld Datasheet 技术支持

    相关文章 更多>>
    关闭
    站长推荐上一条 1/8 下一条

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

    站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
    快速回复 返回顶部 返回列表