此帖出自FPGA/CPLD论坛
最新回复
呵呵,我个人至少有5年没有用过真CPLD。呵呵,不得已用了“真”字。但确实现在厂家的产品混淆视听的比较多,给初学者造成了困扰。
1、比如:MAX系列的CPLD,实际就是内置了Flash的SRAM工艺的FPGA。
缩小了FPGA砍掉了很多资源,降低了成本,这是挂着羊头卖狗肉。
2、当然也有挂着狗头卖羊肉的,下放FPGA做CPLD的,像Spartan3AN,Cyclone3A(我基本没见过),LatticeXP。这些都是非易失的FPGA。
所以,从内部工艺去区别CPLD和FPGA实际意义并不大,从资源上区分最好。
3、最后有几个小问题:FPGA芯片工艺越来越高所以内核电压低,接口电压是为了丰富接口应用保持可变,传统CPLD内部没有PLL;真实IO到IO速度CPLD完胜FPGA;最后,一切表象皆浮云,应用恒久远,一颗永流传。需要啥用啥吧。
详情
回复
发表于 2013-6-20 23:38
| ||
|
||
此帖出自FPGA/CPLD论坛
| ||||||||||
|
||||||||||
| |
|
|
| |
|
|
回复 4楼 ltbytyn 的帖子 | |
|
|
回复 板凳 白丁 的帖子
此帖出自FPGA/CPLD论坛
| ||
|
||
此帖出自FPGA/CPLD论坛
| ||
个人签名Net:Wxeda.taobao.com
QQ:1035868547 Blog:https://home.eeworld.com.cn/space-uid-390804.html |
||
曾经的版主且威望大于2000,或对EEWORLD论坛有突出贡献的坛友
论坛测评队员
EEWorld Datasheet 技术支持