92

帖子

0

TA的资源

一粒金砂(高级)

21
 

回复 20楼 cat3902982 的帖子

谢谢你的支持.....呵呵.....
此帖出自FPGA/CPLD论坛
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

22
 

Xilinx Spartan-6 LX9试用心得报告二

Xilinx Spartan-6 LX9试用心得报告二

 

1引言: 时间过得很快,一个月的试用也快接近尾声了,项目也做了一部分工作,感觉试用的时间也太短了,平时有工作也做,花费在试用的时间也就周六,周日,还不能保证这两天都完全投入到试用中去,要想做出一点成绩来,还是有点困难的。

2.试用心得:

现在项目也就利用ISE中自带的DDSIP已经实现的正弦波的产生,但是苦于没有DA转换器,所以产生的正弦波也只能在chipscope中查看波形,接下来看看能不能找到一块DA板把这个问题解决了,直接在示波器中查看产生的正弦波,现在利用DDS IP core产生的正弦波是固定频率,要想在产生可调的正弦波还有待解决?这事我遇见的第一个问题。利用计数分频的方式现在系统可以输出1Hz50M的方波,这个输出可调,按键SW5按键可以更改输出的频率,这个已经实现输出可调(1-50MHZ)的频率范围内,不过同样遇见一个问题,当输出的方波频率高于200KHz的时候,在高电平向低电平跳变的时候会产生毛刺显现,现在还不知道问题出在哪里?有待进一步解决。

3.报告最近的项目进展和测试实物图:

 根据项目规划,编写项目代码,本代码为原创代码,还需进一步改进。

Ø  硬件平台:

Spartan-6 LX9 microboard ,数据线,PC,示波器

Ø  软件平台:

ISE13.2开发环境,verilog语言,iMPACT

Ø  测试和试验对象:

Spartan-6 LX9 microboard 自带的SW5开关,SW1四个拨码开关,D2,D3,D9,D10四个发光二极管,采用cdce913 输出的100MHz进入spartan6采用DCP_SP进行2分频输出50M作为系统主时钟,

SW1控制正弦波的输出,D2为其指示灯,SW2控制方波的输出,D3为其指示灯,SW5为调节输出波形的频率的按键,方波输出峰峰值为3.14V左右,频率范围为:1-50MHz输出可调。

 

[ 本帖最后由 cwpersist 于 2011-10-24 00:06 编辑 ]
此帖出自FPGA/CPLD论坛
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

23
 

更新实物图片:

[ 本帖最后由 cwpersist 于 2011-10-24 00:13 编辑 ]

code2.jpg (148.89 KB, 下载次数: 0)

code2.jpg

synplify2.jpg (55.22 KB, 下载次数: 0)

synplify2.jpg

synplify1.jpg (75.48 KB, 下载次数: 0)

synplify1.jpg

logic_used1.jpg (112.39 KB, 下载次数: 0)

logic_used1.jpg

logic_used2.jpg (113.47 KB, 下载次数: 0)

logic_used2.jpg

project_ucf.jpg (138.52 KB, 下载次数: 0)

project_ucf.jpg

chipscope1.jpg (167.13 KB, 下载次数: 0)

chipscope1.jpg

chipscope.jpg (137.19 KB, 下载次数: 0)

chipscope.jpg

generator.jpg (182.73 KB, 下载次数: 0)

generator.jpg
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

24
 

继续更新实测图片:

[ 本帖最后由 cwpersist 于 2011-10-24 00:19 编辑 ]

图像0160.jpg (159.34 KB, 下载次数: 0)

图像0160.jpg

图形5.jpg (229.68 KB, 下载次数: 0)

图形5.jpg

generator_square.jpg (178.85 KB, 下载次数: 0)

404KHz出现毛刺

404KHz出现毛刺

图形4.jpg (220.07 KB, 下载次数: 0)

图形4.jpg

整体图.jpg (185 KB, 下载次数: 0)

整体图.jpg
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

25
 

原创代码

功能还很不完善,但是是我的原创代码:

Xilinx Spartan-6 LX9试用心得报告二:

[ 本帖最后由 cwpersist 于 2011-10-24 00:31 编辑 ]

wave_generator.rar

3.82 MB, 下载次数: 23

Xilinx Spartan-6 LX9试用心得报告二.doc

1.75 MB, 下载次数: 11

此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

26
 
这么晚了 顶一个 呵呵.....
此帖出自FPGA/CPLD论坛
 
 
 

回复

2

帖子

0

TA的资源

一粒金砂(初级)

27
 
顶一个,很不错哈。加油哟
此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(初级)

28
 

文文很给力嘛!!!

赞个。。。:rose:
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

29
 

回复 26楼 cwpersist 的帖子

谢谢支持 呵呵,....
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

30
 

回复 28楼 caiyuehong 的帖子

谢谢支持 呵呵.....谢谢....
此帖出自FPGA/CPLD论坛
 
 
 

回复

2

帖子

0

TA的资源

一粒金砂(初级)

31
 
不错,不错,我来支持一下:carnation:
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

32
 

回复 31楼 qinxipeng 的帖子

谢谢 支持 呵呵....
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

33
 

Xilinx Spartan-6 LX9试用心得报告三

Xilinx Spartan-6 LX9试用心得报告三

1.试用心得:试用接近了尾声,项目做了一部分工作,感觉还有很多需要改善的地方,毕竟时间不多,开始选题的时候没有考虑那么多,整块板子设计的初衷,和我选的项目不合适,所以以至于很多工作没有办法往下进行,这是我确定项目题目时候的一个很大一个失误。但是尽管板子不适合做这个项目,但是我觉得我还是尽量抽取更多的时间来做最大的努力,在这个过程中有收获,也有失败,体会蛮深的。在这里我要再次感谢,论坛以及论坛maylove 等管理员的大力支持,还有论坛的的热心参与讨论的坛友们谢谢你们。

2.报告最近的项目进展。

 根据项目规划,编写项目代码,验证设计如下所示。

Ø  硬件平台:

Spartan-6 LX9 microboard ,数据线,PC

Ø  软件平台:

ISE13.2开发环境,verilog语言,iMPACT

Ø  测试和试验对象:

Spartan-6 LX9 microboard 自带的SW5开关, D2,D3,D9,D10四个发光二极管,100MHz分频250M作为系统主时钟。

此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

34
 

 测试代码及结果:

Ø  测试代码及结果:

code1.jpg (116.08 KB, 下载次数: 0)

code1.jpg

code2.jpg (101.58 KB, 下载次数: 1)

code2.jpg

ucf.jpg (148.79 KB, 下载次数: 0)

ucf.jpg

sine1.jpg (42.22 KB, 下载次数: 0)

sine1.jpg

sine2.jpg (186.82 KB, 下载次数: 0)

sine2.jpg
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

35
 

实际输出不同频率的波形在chipscope的波形:

sine3.jpg (191.43 KB, 下载次数: 0)

sine3.jpg

sine4.jpg (129.45 KB, 下载次数: 0)

sine4.jpg

sine4.jpg (129.45 KB, 下载次数: 0)

sine4.jpg

sine5.jpg (104.84 KB, 下载次数: 0)

sine5.jpg

sine6.jpg (120.99 KB, 下载次数: 0)

sine6.jpg

sine7.jpg (102.92 KB, 下载次数: 0)

sine7.jpg
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

36
 

测试视屏 呵呵....

测试视屏:

测试视屏.part1.rar

13.35 MB, 下载次数: 8

测试视屏.part2.rar

10.14 MB, 下载次数: 8

此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

37
 

原创代码

原创代码,程序写的不完善,但是全部为原创代码:

试用报告:

 

wave_generator.zip

5.45 MB, 下载次数: 13

Xilinx Spartan-6 LX9试用心得报告三.doc

7.29 MB, 下载次数: 7

此帖出自FPGA/CPLD论坛
 
 
 

回复

452

帖子

0

TA的资源

五彩晶圆(初级)

38
 
支持下楼主,没仔细看,这个不知楼主是否用matlab做的,我之前用altera的FPGA做过,好像05年的全国电子竞赛题吧
此帖出自FPGA/CPLD论坛
个人签名人生苦短,何必为声名所累,放开自己心态,去追求自己想要的梦想去吧!http://pytech-inc.taobao.com/
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

39
 

回复 38楼 梦之旅 的帖子

谢谢支持,呵呵......之前09年电赛的时候我做的是电源类题目,用到DDS,当时是用matlab离散正弦波,用altera 的FPGA采用查表的方式实现的,这个是采用IP核来实现的,还算比较简单,有很多局限性,但是做的时候也是抱着一种尝试的心理来做的,呵呵...
此帖出自FPGA/CPLD论坛
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(高级)

40
 
还打算尝试一下AXI总线接口,不知道那位坛友之前做过,或接触过,我才刚刚接触AXI总线,看了一点协议,有很多地方不太理解.......还望有经验的坛友指教!
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表