69

帖子

0

TA的资源

一粒金砂(初级)

41
 
                                 还不错
此帖出自stm32/stm8论坛
 

回复

74

帖子

0

TA的资源

一粒金砂(初级)

42
 
                                 楼主不错,继续努力
此帖出自stm32/stm8论坛
 
 

回复

72

帖子

0

TA的资源

一粒金砂(初级)

43
 
终于重新画好了,大家再帮我看看哪里有问题,哪里不好的

我已经按照大家的意思尽量好了

谢谢大家

我的板子尺寸是定好的。

QA1~R[4A62FB7ZGXJ1$6WO7.jpg (163.06 KB)

QA1~R[4A62FB7ZGXJ1$6WO7.jpg

此帖出自stm32/stm8论坛
 
 

回复

92

帖子

0

TA的资源

一粒金砂(初级)

44
 
敷铜了,是这样吗???


大家再给我看看


谢谢了


辛苦了




我花了好长时间画的,想有点进步,谢谢


谢谢

L]$$@1J8GRH$RY~GK)O5`1A.jpg (130.54 KB)

L]$$@1J8GRH$RY~GK)O5`1A.jpg

29}`M{0X`BU~2`XC)D`P[@R.jpg (158.43 KB)

29}`M{0X`BU~2`XC)D`P[@R.jpg

此帖出自stm32/stm8论坛
 
 
 

回复

82

帖子

0

TA的资源

一粒金砂(初级)

45
 
                                 可以在顶层和底层覆铜地上打上一些过孔。
此帖出自stm32/stm8论坛
 
 
 

回复

68

帖子

0

TA的资源

一粒金砂(初级)

46
 
1. 注意覆铜的间距,尤其考虑高压器件间的最小间距;
2.可在一面覆铜而另一面是大面积空白的地方放置几个过孔,重新刷新覆铜;
3.覆铜前增加泪滴,对实验性质的板子是有好处的,应该说没有坏处;
4定位孔的覆铜考虑金属螺钉的绝缘问题;
5感觉SD卡会超出PCB边界,再看看
6 CPU下方的覆铜一定加上,覆铜的一个重要意义就是保护CPU的可靠运转
此帖出自stm32/stm8论坛
 
 
 

回复

77

帖子

0

TA的资源

一粒金砂(初级)

47
 


1. 注意覆铜的间距,尤其考虑高压器件间的最小间距???
这个不懂


剩下的我都改好了

不知道改的好不好。

778YR$08MB%U4HR86(9$}W0.jpg (135.84 KB)

778YR$08MB%U4HR86(9$}W0.jpg

此帖出自stm32/stm8论坛
 
 
 

回复

65

帖子

0

TA的资源

一粒金砂(初级)

48
 
                                 good enough!
此帖出自stm32/stm8论坛
 
 
 

回复

67

帖子

0

TA的资源

一粒金砂(初级)

49
 



谢谢!

我的PCB布局和布线呢

哪里还有比较严重的问题需要改进

新手一点点进步就好了
此帖出自stm32/stm8论坛
 
 
 

回复

73

帖子

0

TA的资源

一粒金砂(初级)

50
 
                                 记住一点:信号的发送和回流所组成的环路越小越好
此帖出自stm32/stm8论坛
 
 
 

回复

11

帖子

0

TA的资源

禁止访问

51
 
提示: 作者被禁止或删除 内容自动屏蔽
 
 
 

回复

83

帖子

0

TA的资源

一粒金砂(初级)

52
 
                                 我也得学学画画电路板啊!
此帖出自stm32/stm8论坛
 
 
 

回复

85

帖子

0

TA的资源

一粒金砂(初级)

53
 
                                 还需要改进---IC退耦没做。。。。。。尽力保证信号线完整。减少层间穿越。这么大的板子,在优化布局。EMI肯定难过的流泪............
此帖出自stm32/stm8论坛
 
 
 

回复

84

帖子

0

TA的资源

一粒金砂(初级)

54
 
1、芯片下面,尽量少走信号线,保证覆地的完整性,在芯片下面均匀打上地过孔
2、背面尽量少走线、如果要走的话就将线捋顺在一起
3、地线》电源线》信号线,晶振的两脚在覆地时可以加上keepout层的环形ARC,这样可以防止短路,晶振下面适量涂阻焊白油。且不要走非地过孔,因为晶振外壳是金属的
4、如果芯片有滤波电容,那么可以将这些电容靠近VDD和VSS放置,能更好的发挥滤波作用
5、布局时,元件尽量放在正面,这样可以降低生产成本
此帖出自stm32/stm8论坛
 
 
 

回复

83

帖子

0

TA的资源

一粒金砂(初级)

55
 
覆铜间距等规则可以再这里面设置:
design-rules里面可以找到clearance constrait,一般设置两个,一个是布线间距,一个是覆铜间距设置好就可以了;高压器件的问题我理解是,注意强弱电之间、零火线的安全间距,保证距离
此帖出自stm32/stm8论坛
 
 
 

回复

74

帖子

0

TA的资源

一粒金砂(初级)

56
 



知道了,下次画板子一定注意。

这次已经拿去制版了。不知道结果怎么样。
此帖出自stm32/stm8论坛
 
 
 

回复

64

帖子

0

TA的资源

一粒金砂(初级)

57
 
                                 楼主做得很好看,我是在校大三学生。也想学学怎么做,以前做过,但是不会排版,不好看
此帖出自stm32/stm8论坛
 
 
 

回复

72

帖子

0

TA的资源

一粒金砂(初级)

58
 
                                 下次注意就好了
此帖出自stm32/stm8论坛
 
 
 

回复

81

帖子

0

TA的资源

一粒金砂(初级)

59
 
                                 浪费
此帖出自stm32/stm8论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表