开关电容的ADC口RC时间常数和AD转换精度以及晶振频率的关系?
本帖最后由 乱世煮酒论天下 于 2024-11-30 22:56 编辑<p>ADC输入口是一个RC低通滤波器,输入开关在电容和gnd之间切换,如果需要满足20位的采样精度,这个RC的电阻大小和电容大小有什么具体要求?电阻7k,电容10pF。</p>
<p>假设参考电压是3V,那么分辨率就是3/(2^20)=0.00000286V=2.86uV,时间常数RC=7k*10pF=70ns,那么可以列一个方程:</p>
<p>由RC电路电容上电压方程Uc=-Us*e^(-t/70n)+Us</p>
<p>求出在多长时间内电容充电电压和电源电压差值小于分辨率</p>
<p>Us*e^(-t/70n)<2.86uV</p>
<p>e^(-t/70n)<0.95333uV</p>
<p>e^(-t/(70*10^-9))<0.95333*(10^-6)</p>
<p>-t/(70*10^-9)<-13.8633</p>
<p>t>0.00000097043=970.4ns=70*13.86</p>
<p>因此在这种RC开关电容条件下电容上采集最大电压时需要14个时间常数也就是70*14=980ns</p>
<p>请问这个ADC转换的时间常数和速率与芯片的晶振频率有没有关系?</p>
<p>既然你 已经算出了在给定RC参数下,为达到所需精度所需的充电时间为980ns。</p>
<p>并且还有公式,方程,,,,</p>
<p> </p>
<p>请问这个ADC转换的时间常数和速率与芯片的晶振频率有没有关系?</p>
<p> </p>
<p>按一般电容充放特性,RC时间常数(τ=RC)决定了电容充电到接近电源电压的速率,,,,</p>
<p> </p>
<p> </p>
<p>请问这个ADC转换的时间常数和速率与芯片的晶振频率有没有关系?</p>
<p> </p>
<p>高的晶振频率是更快的时钟周期,决定ADC的最大转换速率。<br />
ADC的采样速率快慢是依据时钟信号的<br />
晶振频率决定时钟周期的长度的</p>
<p><br />
不知道这逻辑绕的对不对</p>
页:
[1]