EEWORLD大学堂----Verilog HDL数字集成电路设计原理与应用
<p><font size="3"><strong>Verilog HDL数字集成电路设计原理与应用</strong>:<a target="_blank" href="https://training.eeworld.com.cn/course/68100">https://training.eeworld.com.cn/course/68100</a></font></p><p><a target="_blank" href="https://training.eeworld.com.cn/course/68100"><img src="https://training.eeworld.com.cn//files/course/2024/02-25/233419ba5db7549899.jpg" /></a></p>本书系统地对Verilog HDL语法和程序设计进行了介绍,明确了数字可综合逻辑设计和测试仿真程序设计在Verilog HDL语言中的不同,通过对典型的组合逻辑电路、时序逻辑电路和测试程序的设计举例,较为完整地说明了Verilog HDL语言在数字集成电路中的使用方法。<br /><p>全书共8章,主要内容包括硬件描述语言和Verilog HDL概述,Verilog HDL的基本语法,Verilog HDL程序设计语句和描述方式,Verilog HDL对组合逻辑和时序逻辑的设计和举例,Verilog HDL集成电路测试程序和测试方法,较为复杂的数字电路和系统的设计举例,数字集成电路中Verilog HDL的EDA工具和使用,以及对Verilog HDL发展的分析等。
</p>
<p>
第1章 Verilog HDL数字集成电路设计方法概述 1<br />
1.1 数字集成电路的发展和设计方法的演变 1<br />
1.2 硬件描述语言 3<br />
1.3 Verilog HDL的发展和国际标准 3<br />
1.4 Verilog HDL和VHDL 5<br />
1.5 Verilog HDL在数字集成电路设计中的优点 7<br />
1.6 功能模块的可重用性 9<br />
1.7 IP核和知识产权保护 9<br />
1.8 Verilog HDL在数字集成电路设计流程中的作用 10<br />
本章小结 11<br />
思考题和习题 11<br />
第2章 Verilog HDL基础知识 13<br />
2.1 Verilog HDL的语言要素 13<br />
2.1.1 空白符 13<br />
2.1.2 注释符 13<br />
2.1.3 标识符和转义标识符 14<br />
2.1.4 关键字 14<br />
2.1.5 数值 15<br />
2.2 数据类型 17<br />
2.2.1 物理数据类型 18<br />
2.2.2 连线型和寄存器型数据类型的声明 21<br />
2.2.3 存储器型 22<br />
2.2.4 抽象数据类型 22<br />
2.3 运算符 24<br />
2.3.1 算术运算符 24<br />
2.3.2 关系运算符 25<br />
2.3.3 相等关系运算符 26<br />
2.3.4 逻辑运算符 27<br />
2.3.5 按位运算符 27<br />
2.3.6 归约运算符 28<br />
2.3.7 移位运算符 29<br />
2.3.8 条件运算符 30<br />
2.3.9 连接和复制运算符 30<br />
2.4 模块 31<br />
2.4.1 模块的基本概念 31<br />
2.4.2 端口 33<br />
本章小结 33<br />
思考题和习题 34<br />
第3章 Verilog HDL程序设计语句和描述方式 35<br />
3.1 数据流建模 35<br />
3.2 行为级建模 37<br />
3.2.1 过程语句 38<br />
3.2.2 语句块 41<br />
3.2.3 过程赋值语句 44<br />
3.2.4 连续赋值语句 47<br />
3.2.5 条件分支语句 49<br />
3.2.6 循环语句 53<br />
3.3 结构化建模 57<br />
3.3.1 模块级建模 57<br />
3.3.2 门级建模 64<br />
3.3.3 开关级建模 66<br />
本章小结 68<br />
思考题和习题 68<br />
第4章 Verilog HDL数字逻辑电路设计方法 71<br />
4.1 Verilog HDL语言的设计思想和可综合特性 71<br />
4.2 组合电路的设计 74<br />
4.2.1 数字加法器 77<br />
4.2.2 数据比较器 80<br />
4.2.3 数据选择器 81<br />
4.2.4 数字编码器 82<br />
4.2.5 数字译码器 87<br />
4.2.6 奇偶校验器 89<br />
4.3 时序电路的设计 91<br />
4.3.1 触发器 96<br />
4.3.2 计数器 99<br />
4.3.3 移位寄存器 100<br />
4.3.4 序列信号发生器 101<br />
4.4 有限同步状态机 105<br />
本章小结 115<br />
思考题和习题 115<br />
第5章 仿真验证与Testbench编写 119<br />
5.1 Verilog HDL电路仿真和验证概述 119<br />
5.2 Verilog HDL测试程序设计基础 120<br />
5.2.1 Testbench及其结构 120<br />
5.2.2 测试平台举例 123<br />
5.2.3 Verilog HDL仿真结果确认 126<br />
5.2.4 Verilog HDL仿真效率 128<br />
5.3 与仿真相关的系统任务 129<br />
5.3.1 $display和$write 129<br />
5.3.2 $monitor和$strobe 131<br />
5.3.3 $time和$realtime 133<br />
5.3.4 $finish和$stop 134<br />
5.3.5 $readmemh和$readmemb 136<br />
5.3.6 $random 137<br />
5.3.7 值变转储文件系统任务 138<br />
5.4 信号时间赋值语句 142<br />
5.4.1 时间延迟的语法说明 142<br />
5.4.2 时间延迟的描述形式 143<br />
5.4.3 边沿触发事件控制 147<br />
5.4.4 电平敏感事件控制 151<br />
5.5 任务和函数 152<br />
5.5.1 任务 152<br />
5.5.2 函数 156<br />
5.5.3 任务与函数的区别 159<br />
5.6 典型测试向量的设计 160<br />
5.6.1 变量初始化 160<br />
5.6.2 数据信号测试向量的产生 161<br />
5.6.3 时钟信号测试向量的产生 162<br />
5.6.4 总线信号测试向量的产生 164<br />
5.7 用户自定义元件模型 166<br />
5.7.1 UDP的定义与调用 166<br />
5.7.2 UDP应用实例 167<br />
5.8 基本门级元件和模块的延迟建模 170<br />
5.8.1 门级延迟建模 170<br />
5.8.2 模块延迟建模 174<br />
5.8.3 与时序检查相关的系统任务 177<br />
5.9 编译预处理语句 178<br />
5.9.1 宏定义 178<br />
5.9.2 文件包含处理 180<br />
5.9.3 仿真时间标度 181<br />
5.9.4 条件编译 182<br />
5.9.5 其它语句 183<br />
5.10 Verilog HDL测试方法简介 183<br />
本章小结 184<br />
思考题和习题 184<br />
第6章 Verilog HDL高级程序设计举例 188<br />
6.1 数字电路系统设计的层次化描述方法 188<br />
6.2 典型电路设计 192<br />
6.2.1 加法器树乘法器 192<br />
6.2.2 Wallace树乘法器 196<br />
6.2.3 复数乘法器 198<br />
6.2.4 FIR滤波器的设计 199<br />
6.2.5 片内存储器的设计 203<br />
6.2.6 FIFO设计 208<br />
6.2.7 键盘扫描和编码器 212<br />
6.2.8 log函数的Verilog HDL设计 219<br />
6.2.9 CORDIC算法的Verilog HDL实现 223<br />
6.3 总线控制器设计 231<br />
6.3.1 UART接口控制器 231<br />
6.3.2 SPI接口控制器 236<br />
本章小结 240<br />
思考题和习题 240<br />
第7章 仿真测试工具和综合工具 242<br />
7.1 数字集成电路设计流程简介 242<br />
7.1.1 设计规范 242<br />
7.1.2 设计划分 243<br />
7.1.3 设计输入 243<br />
7.1.4 仿真 243<br />
7.1.5 综合 244<br />
7.1.6 适配布线 244<br />
7.1.7 时序分析 244<br />
7.1.8 物理验证 245<br />
7.1.9 设计结束 245<br />
7.2 测试和仿真工具 245<br />
7.2.1 ModelSim的使用 246<br />
7.2.2 NC-Verilog的使用 254<br />
7.3 综合工具 257<br />
7.3.1 Synplify的使用 257<br />
7.3.2 Design Compiler的使用 262<br />
7.4 测试和综合举例 265<br />
7.4.1 自动布局布线 265<br />
7.4.2 后仿真 266<br />
7.4.3 在ModelSim中加入仿真库 268<br />
本章小结 270<br />
思考题和习题 270<br />
第8章 设计与验证语言的发展趋势 272<br />
本章小结 276<br />
思考题和习题 276<br />
参考文献 277<br /></p> <p>学习了,感谢分享</p>
<p> </p>
页:
[1]