littleshrimp 发表于 2022-7-8 10:17

<div class='shownolgin' data-isdigest='no'>13077 发表于 2022-7-8 09:04
手册要求转换时间170ns,例程的时钟是不是太快了
&nbsp;

<p>例程里的CNV_EN不是在一个时钟周期内完成的</p>
</div><script>showreplylogin();</script><script type="text/javascript">(function(d,c){var a=d.createElement("script"),m=d.getElementsByTagName("script"),eewurl="//counter.eeworld.com.cn/pv/count/";a.src=eewurl+c;m.parentNode.insertBefore(a,m)})(document,523)</script>

13077 发表于 2022-7-8 12:33

<div class='shownolgin' data-isdigest='no'> 本帖最后由 13077 于 2022-7-11 12:21 编辑

<p>按照3.24相移8占空比产生SYNC,count只能计数到10就清零 &nbsp;</p>

<p>我对SYNC分频再相移90&deg;,最后相与,对SYNC取奇数个,也只能计数到20&nbsp;</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2022-7-8 17:10

<div class='shownolgin' data-isdigest='no'>13077 发表于 2022-7-8 12:33
为什么输入方波和正弦波,输出也一直是三角波&nbsp;

&nbsp;

&nbsp;&nbsp;&nbsp;

<p>直接测正,负,零看看结果</p></div><script>showreplylogin();</script>

13077 发表于 2022-7-11 10:29

<div class='shownolgin' data-isdigest='no'> 本帖最后由 13077 于 2022-7-11 13:30 编辑

<div class="quote">
<blockquote><font size="2"><a href="forum.php?mod=redirect&amp;goto=findpost&amp;pid=3156020&amp;ptid=1152499" target="_blank"><font color="#999999">littleshrimp 发表于 2022-7-8 10:17</font></a></font> 例程里的CNV_EN不是在一个时钟周期内完成的</blockquote>
</div>

<p>输入为零的时候SDO和data也不对</p>

<p> &nbsp; &nbsp; &nbsp; &nbsp;</p>
</div><script>showreplylogin();</script>

13077 发表于 2022-7-11 12:29

<div class='shownolgin' data-isdigest='no'> 本帖最后由 13077 于 2022-7-11 13:31 编辑

<div class="quote">
<blockquote><font size="2"><a href="forum.php?mod=redirect&amp;goto=findpost&amp;pid=3156020&amp;ptid=1152499" target="_blank"><font color="#999999">littleshrimp 发表于 2022-7-8 10:17</font></a></font> 例程里的CNV_EN不是在一个时钟周期内完成的</blockquote>
</div>

<p>按照3.24相移8占空比产生10M的SYNC1取奇数个sync,count只能计数到20就复位</p>

<p></p>

<p>我对SYNC1每满10再取sync,时序能满足手册要求</p>

<p> &nbsp; &nbsp;</p>

<p>&nbsp;</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2022-7-11 14:49

<div class='shownolgin' data-isdigest='no'>13077 发表于 2022-7-11 12:29
littleshrimp 发表于 2022-7-8 10:17 例程里的CNV_EN不是在一个时钟周期内完成的


按照3.24相移8占空 ...

<p>下图这个时序看着好像不对呢 采样部分的官方源码应该不需要修改</p></div><script>showreplylogin();</script>

13077 发表于 2022-7-12 09:40

<div class='shownolgin' data-isdigest='no'> 本帖最后由 13077 于 2022-7-12 14:42 编辑

<div class="quote">
<blockquote><font size="2"><a href="forum.php?mod=redirect&amp;goto=findpost&amp;pid=3156539&amp;ptid=1152499" target="_blank"><font color="#999999">littleshrimp 发表于 2022-7-11 14:49</font></a></font> 下图这个时序看着好像不对呢 采样部分的官方源码应该不需要修改</blockquote>
</div>

<p>count只能计数到18,按照官方源码的配置参数CNV_EN和SCK_GATE计数到30才产生,是SYNC的时钟生成的不对吗</p>

<p></p>

<p>更换外部参考电压后,输入正常,但输入3V读到39E只有1V</p>

<p> &nbsp;&nbsp; &nbsp;</p>
</div><script>showreplylogin();</script>

xkl5599 发表于 2022-7-28 09:58

<div class='shownolgin' data-isdigest='no'><p>有遇到2325A、B通道解调是出来的是方波这种情况吗</p>
</div><script>showreplylogin();</script>

13077 发表于 2022-8-27 14:25

<div class='shownolgin' data-isdigest='no'> 本帖最后由 13077 于 2022-8-27 14:26 编辑

<p></p>

<p>请教一下应该是用上升沿还是下降沿采样</p>

<p>&nbsp;&nbsp;&nbsp; &nbsp;</p>

<p> &nbsp;&nbsp;</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2022-8-29 08:17

<div class='shownolgin' data-isdigest='no'>13077 发表于 2022-8-27 14:25
请教一下应该是用上升沿还是下降沿采样

&nbsp;&nbsp;&nbsp; &nbsp;

&nbsp;&nbsp;

<p>用CLKOUT的上升沿</p></div><script>showreplylogin();</script>

etyhfsulk 发表于 2023-3-10 16:24

<div class='shownolgin' data-isdigest='no'><p>楼主,请问pll产生5m的时钟是因为adc最高采样频率是5m吗?那这个时钟是怎么确定相位偏移量和占空比的呢?在pulse_generator模块里,输入时钟为什么要220m呢?然后芯片手册里(我看的LTC2325&mdash;&mdash;14)说sdr和ddr模式的时钟分别是100m和50m,为什么它给的例程是110和55m呢?问题很多,打扰楼主了</p>

<p>&nbsp;</p>

<p>&nbsp;</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2023-3-16 09:34

<div class='shownolgin' data-isdigest='no'>etyhfsulk 发表于 2023-3-10 16:24
楼主,请问pll产生5m的时钟是因为adc最高采样频率是5m吗?那这个时钟是怎么确定相位偏移量和占空比的呢?在 ...

<p>具体我也记不清楚了&nbsp;你可以仿真看一下波形就能明白为什么这么设计</p><br/></div><script>showreplylogin();</script>

萱梧桐 发表于 2023-7-23 11:15

<div class='shownolgin' data-isdigest='no'>littleshrimp 发表于 2022-3-26 23:48
原理图我参考的官方评估板,拆掉CPLD和ADC驱动器

<p>博主没有用单端转差分的运放吗?能否截下原理图瞅瞅</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2023-7-23 12:05

<div class='shownolgin' data-isdigest='no'>萱梧桐 发表于 2023-7-23 11:15
博主没有用单端转差分的运放吗?能否截下原理图瞅瞅

<p>运放没有画在ADC的板子上,是单片画的板子。</p>
</div><script>showreplylogin();</script>

dly0624 发表于 2024-8-1 20:51

<div class='shownolgin' data-isdigest='no'>littleshrimp 发表于 2022-3-26 23:48
原理图我参考的官方评估板,拆掉CPLD和ADC驱动器

<p>请问这个ADC驱动器的目的是什么呢</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2024-8-1 21:56

<div class='shownolgin' data-isdigest='no'><p>"大多数现代高性能ADC使用差分输入抑制共模噪声和干扰。由于采用了平衡的信号处理方式,这种方法能将动态范围提高2倍,进而改善系统总体性能。虽然差分&nbsp;输入型&nbsp;ADC也能接受单端输入信号,但只有在输入差分信号时才能获得最佳ADC性能。ADC驱动器专门设计用于提供这种差分信号的电路—可以完成许多重要的功能,包括&nbsp;幅度调整、单端到差分转换、缓冲、共模偏置调整和滤波等。"</p>
</div><script>showreplylogin();</script>

littleshrimp 发表于 2024-8-1 21:57

<div class='shownolgin' data-isdigest='no'>dly0624 发表于 2024-8-1 20:51
请问这个ADC驱动器的目的是什么呢

<p>"大多数现代高性能ADC使用差分输入抑制共模噪声和干扰。由于采用了平衡的信号处理方式,这种方法能将动态范围提高2倍,进而改善系统总体性能。虽然差分&nbsp;输入型&nbsp;ADC也能接受单端输入信号,但只有在输入差分信号时才能获得最佳ADC性能。ADC驱动器专门设计用于提供这种差分信号的电路—可以完成许多重要的功能,包括&nbsp;幅度调整、单端到差分转换、缓冲、共模偏置调整和滤波等。"</p>
</div><script>showreplylogin();</script>

zzzzhhhhZzH 发表于 2024-11-19 15:56

<div class='shownolgin' data-isdigest='no'><p>哥们,能不能交流下板子的模拟端处理的问题,我做的感觉还是有些小问题</p>
</div><script>showreplylogin();</script>
页: 1 [2]
查看完整版本: 成功使用ZYNQ驱动LTC2325-16